实验课件-第6章 实验项目1-3.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验项目 * * 实验项目 实验二 超前进位加法器设计 实验一 全加器设计 实验三 多功能ALU设计 * * 实验一 全加器设计 1、实验目的 学习ISE工具软件的使用及仿真方法; 学习FPGA程序下载方法; 熟悉Nexys3实验板; 掌握运用Verilog HDL语言进行结构描述与建模的技巧和方法; 掌握二进制全加器的原理与设计方法; * * 实验一 全加器设计 2、实验内容与原理 设计一个1位二进制加法器 输入 输出 Ai Bi Ci Fi Ci+1 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 1 * * 实验一 全加器设计 2、实验内容与原理 编程实现FA模块:要求使用Verilog语言,采用结构描述方式建模,即采用门级元件实现(根据逻辑表达式)。 * * 实验一 全加器设计 3、实验要求 使用结构描述方式,编程实现1位二进制全加器模块 课前任务:编程、仿真、验证,确保逻辑正确性; 实验室任务: 配置管脚:将3个输入信号Ai、Bi和Ci连接到3个开关上;将输出信号Fi和Ci+1连接到2个LED灯。 生成*.bit文件,下载到Nexys3实验板的FPGA中。 完成板级验证。 撰写实验报告:含实验程序代码、激励代码及其仿真波形、综合得到的电路图、引脚配置、实验结果分析,以及你对本实验的“思考与探索”部分所作的思考与探索。 * * 实验一 全加器设计 本实验FPGA引脚配置: 信号 配置设备管脚 输入信号 Ai 逻辑开关 Bi 逻辑开关 Ci 逻辑开关 输出信号 Fi LED Ci+1 LED * * 实验一 全加器设计 4、实验步骤 在Xilinx ISE中创建工程,编源码,然后编译、综合 编写激励代码,观察仿真波形,直至验证正确 实验准备: 设置N3板卡电源开关跳线J1,选择从USB取电; 用USB电缆连接PC机和N3板卡; 开N3实验板的电源开关; 在PC机上打开工程文件,进行管脚配置。 生成编程文件*.bit,下载到板卡中。 实验。 * * 实验一 全加器设计 5、思考与探索 (1)观察经过逻辑综合后产生的电路原理图,和你使用门级描述时预期的电路一致吗?如果不一致,分析可能的原因。 (2)尝试使用数据流描述方法实现该实验,并观察它所综合产生的电路,和结构建模所产生的电路有何不同? (3)调用本次实验所设计的FA模块,尝试编程实现4位串行进位加法器。 (4)谈谈你在实验中碰到了哪些问题?又是如何解决的? * * 实验二 超前进位加法器设计 1、实验目的 掌握运用Verilog HDL语言进行数据流描述与建模的技巧和方法; 掌握模块调用与实例引用的方法; 掌握超前进位加法器的原理与设计方法。 * * 实验二 超前进位加法器设计 2、实验内容与原理 要求基于实验一的FA模块,设计一个4位的二进制加法器,内部为超前进位逻辑。 * * 实验二 超前进位加法器设计 2、实验内容与原理 行波进位加法器 * * 实验二 超前进位加法器设计 2、实验内容与原理 超前进位加法器:引入了进位产生函数Gi和进位传递函数Pi * * 实验二 超前进位加法器设计 2、实验内容与原理 4位二进制超前进位加法器 * * 实验二 超前进位加法器设计 2、实验内容与原理 超前进位加法器的Verilog实现 基于实验一已经实现的FA模块,在顶层模块调用4个FA模块实例 4个FA实例的低位进位Ci:则可采用数据流描述方式根据逻辑表达式产生。 模块调用时,要注意:输入输出信号的传递方法和信号类型。 * * 实验二 超前进位加法器设计 3、实验要求 使用数据流描述来实现4位超前进位的二进制加法器; 课前任务:编程、仿真、验证,确保逻辑正确性; 实验室任务: 配置管脚:见配置表。 生成*.bit文件,下载到FPGA中。 完成板级验证。 撰写实验报告。 * * 实验二 超前进位加法器设计 实验二信号配置表 信号 配置设备管脚 输入信号 A[3:0] 4个逻辑开关 B[3:0] 4个逻辑开关 C0 按钮(按下为1,松开为0) 输出信号 F[3:0] 4个LED灯 C4 1个LED灯 * * 实验二 超前进位加法器设计 4、实验步骤 在Xilinx ISE中创建工程,编源码,然后编译、综合 编写激励代码,观察仿真波形,直至验证正确 实验准备: 设置N3板卡电源开关跳线J1,选择从USB取电; 用USB电缆连接PC机和N3板卡; 开N3实验板的电源开关; 在PC机上打开工程文件,进行管脚配置。 生成编程文件*.bit,下载到板卡中。 实验。 * * 实验二 超前进位加法器设计 5、思考与探索 (1)观察综合得到的电路图,分

您可能关注的文档

文档评论(0)

小白兔 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档