基于FPGA的多幅图像融合叠加的设计与实现.pdfVIP

基于FPGA的多幅图像融合叠加的设计与实现.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2009年第9期 计算机系统应用 PG 基于F A的多幅图像融合叠加的设计与实现① andRealizationofFusion Methodwith Design Superposing BasedonFPGA 郑博文 胡小龙(中南大学信息科学与工程学院湖南长沙410075) 摘要: 介绍了一种基于FPGA的多幅图像融合叠加的设计与实现,给出了其实现原理和模块设计。设计包含 12C控制器、数据缓冲和融合叠加处理输出三部分。融合叠加处理包含绝对坐标生成子模块、相对坐 标生成与判断子模块、分量计算子模块、和值计算子模块、修正子模块。说明了各模块的实现方法。 最后使用Modelsirn做综合后仿真得到了输出效果图,并在XilinxVirtex一4芯片上验证通过。 关键词: 融合叠加FPGA多幅图像流水线可编程性 1 引言 达式。若最终图像某点有N路图像覆盖,则点(x,y) 集成一套完整白勺图像处理显示系统包含多路图像 像素值的关系表达式为: SDRAM控制 (PAL、VGA等)采集、图像缩放、DDR 日 = d 日 器、融合叠加、VGA输出控制。其中融合叠加和VGA 铆i力 。∑硝 输出控制是图像后处理。当前很多视频图像叠加实现 主要集中在图像中字符的叠加处理与实现,也有一些 其中,Hi是第i幅覆盖图像中对应点的像素值,dj是 对应的影响因子;缈(xIy)是最终图像中点(x,y)在整幅 用于画中画(Picture—in—picture)功能的方法,公司产 Micr-图像中的影响因子。 品有例如富士通公司的MB90092和Genesis 所谓融合叠加就是指把不同源的图像信息经过一 ochip公司的FIL8532。它们对图像的叠加处理模式 比较单一,比如只能叠加显示在固定的区域,或者叠 定方法的处理,最终通过叠加获得单一图像的技术。 加参数已经限定,再者对高分辨率图像支持有限。随 着显示技术的不断发展,高分辨率视频图像显示也越 光照等。本文介绍的设计以三幅源图像为例,采用 来越重要,特别在一些特殊领域需要更加灵活的视频 Alpha通道技术融合叠加。如图1所示,三路图像(S1。 图像叠加处理。为了实现高分率视频图像叠加的这些 S2。S3)属于低范围图像,每一路图像都有各自在目标 要求,本文提出了一种新的叠加处理方案:基于FPGA 的多路图像融合叠加,并论述了关键技术和实现过程, 各自的Alpha值(0—255)。 最后给出了仿真实现结果。 计算某点像素值策略: ①若该点没有被任何图像覆盖,显示背景色(黑 2融合叠加 色): 叠加是指在像素级为每个点选择电信号111。多幅 ②若该点只有单幅覆盖,该点像素值分量T如下 图像叠加则是把多幅图像按照一定的原则和顺序层叠 式. , , 口. 起来,形成一幅完整的图像。确定最终图像的某点像 。∽,)叫-×荔

文档评论(0)

喜宝 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档