- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术基础参考答案 第七章
- PAGE 10 -
半导体存储器
【题7.1】 存储器和寄存器在电路结构和工作原理上有何不同?
【解】 参见第7.1节。
【题7.2】 动态存储器和静态存储器在电路结构和读/写操作上有何不同?
【解】 参见第7.3.1及和第7.3.2节
【题7.3】 某台计算机的内存储器设置有32位的地址线,16位并行数据输入/输出端,试计算它的最大存储量是多少?
【解】 最大存储量为G(位)
【题7.4】 试用4片2114(10244位的RAM)和3线—8线译码器74LS138(见图3.3.8)组成40964位的RAM。
【解】 见图A7.4。
图A7.4
【题7.5】 试用16片2114(10244位的RAM)和3线—8线译码器74LS138(见图3.3.8)接成一个8K8位的RAM。
【解】 见图A7.5。
【题7.6】 已知ROM的数据表如表P7.6所示,若将地址输入A3、A2、A1、A0作为4个输入逻辑变量,将数据输出D3、D2、D1、D0作为函数输出,试写出输出与输入间的逻辑函数式,并化为最简与—或形式。
表P7.6
地址输入
数据输入
0
0
0
0
0
0
0
1
0
0
0
1
0
0
1
0
0
0
1
0
0
0
1
0
0
0
1
1
0
1
0
0
0
1
0
0
0
0
1
0
0
1
0
1
0
1
0
0
0
1
1
0
0
1
0
0
0
1
1
1
1
0
0
0
1
0
0
0
0
0
1
0
1
0
0
1
0
1
0
0
1
0
1
0
0
1
0
0
1
0
1
1
1
0
0
0
1
1
0
0
0
1
0
0
1
1
0
1
1
0
0
0
1
1
1
0
1
0
0
0
1
1
1
1
0
0
0
1
【解】
【题7.7】 图P7.7是一个164位的ROM,A3A2A1A0作为地址输入,D3D2D1D0作为数据输出。若将D3、D2、D1、D0视为A3、A2、A1、A0的逻辑函数,试写出D3、D2、D
【解】
图P7.7
【题7.8】 用164位的ROM设计一个将两个2位二进制数相乘的乘法器电路,列出ROM的数据表,画出存储矩阵的点阵图。
【解】 设两个相乘的数为C1 C0和B1 B0,乘积用P3P2P1P0表示,则得到如下给出的真值表。将C1 C0B1 B0加到ROM的地址输入端A3A2A1A0,按图A7.8的点阵编程,则D3、D2、D1、D0即乘积的四位输出端P3
题7.8的真值表
乘数
乘积
0
0
0
0
0
0
0
0
0
0
0
1
0
0
0
0
0
0
1
0
0
0
0
0
0
0
1
1
0
0
0
0
0
1
0
0
0
0
0
0
0
1
0
1
0
0
0
1
0
1
1
0
0
0
1
0
0
1
1
1
0
0
1
1
1
0
0
0
0
0
0
0
1
0
0
1
0
0
1
0
1
0
1
0
0
1
0
0
1
0
1
1
0
1
1
0
1
1
0
0
0
0
0
0
1
1
0
1
0
0
1
1
1
1
1
0
0
1
1
0
1
1
1
1
1
0
0
1
图A7.8
【题7.9】 用ROM设计一个组合逻辑电路,用来产生下列一组逻辑函数
列出ROM应有的数据表,画出存储矩阵的点阵图。
【解】 将函数化为最小项之和的形式后得到
地址
数据
0
0
0
0
1
0
0
1
0
0
0
1
0
0
0
0
0
0
1
0
0
1
1
1
0
0
1
1
0
0
0
0
0
1
0
0
0
0
0
0
0
1
0
1
1
0
1
1
0
1
1
0
0
0
0
0
0
1
1
1
0
1
1
1
地址
数据
1
0
0
0
0
1
0
1
1
0
0
1
0
0
0
0
1
0
1
0
1
0
1
1
1
0
1
1
0
0
0
0
1
1
0
0
0
0
0
0
1
1
0
1
0
1
0
1
1
1
1
0
0
0
0
0
1
1
1
1
1
0
0
1
图A7.9
【题7.10】 用一片2568位的RAM产生如下一组组合逻辑函数
列出RAM的数据表,画出电路的连接图,标明各输入变量与输出函数的接线端。
【解】 将函数化为最小项之和形式后得到
将ROM地址的高四位接0,将A、B、C、D接至低四位地址输入端,取D5~D0、作为Y1~Y6输出。电路连接如图A7.10所示。
图A7.10
题7.10 ROM的数据表
低四位地址
数据输出端
0
0
0
0
0
1
0
1
0
1
0
0
0
1
0
1
0
1
0
0
0
0
1
0
0
1
0
1
0
0
0
0
1
1
1
1
0
0
0
0
0
1
0
0
0
1
0
1
0
0
0
1
0
1
0
0
0
原创力文档


文档评论(0)