基于8086╱8088最小系统的设计.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《微控制器与微处理器原理》综合设计 输出硬件电路: 软件部分: * * 设计主题: 以8088为核心芯片,设计一个小型的控制二极管实现跑马灯的系统 存储部分 28C64 输出部分 LED 输入部分 4×4键盘 串口部分 MAS232 8088 硬件部分: 硬件电路: 存储器部分: 存储器芯片: 1.M28C64 2.74LS273锁存器 3.74LS138译码器 存储器硬件电路: 存储器硬件说明:8088CPU的16根地址线与2片273锁存器相连,并且采用CPU的ALE地址锁存信号作为锁存器的片选信号,锁存器的异步清零端接高电平。地址信号的高三位作为地址译码信号实现对存储芯片及IO口的地址编码。锁存器的输出线分别接至各存储器芯片的地址输入端,存储器的片选信号由地址译码器的译码信号提供,读写信号均由8088提供。 当CPU发出读信号时,首先在机器周期的T1时间内发出地址信号,并且ALE为高电平,此时锁存器被打开,地址信号输入锁存器,当T1时刻结束T2时刻到来时,地址信号被锁存,此时CPU的RD信号为低电平,存储器的读使能信号有效,此后的机器周期里面,存储器根据地址信号输出相应地址中的数据至P0口,从而实现CPU对存储器的操作。 输入部分: 元件介绍: 1、4×4按键输入 2、74LS175锁存器 3、74LS245缓存 输入部分硬件电路图: 输入电路说明: 1、 采用138译码器以及几个门电路对4×4键盘的操作控制进行统一编址。 2、由AD0到AD3输入0电平对键盘进行扫描,若其中有某一个键按下则对应的AD4至AD7中会有低电平输出 输出显示部分: 输出显示部分主要由8个LED、分压电阻和74LS273锁存器组成的。 锁存器输入端与8088P0口相连,实现数据的输出控制灯的亮与灭。 串行通信部分 : 串行通信主要由8251A、MAX232及串行接口组成。 其中8251A的主要功能是实现串并转换, MAX232则实现内外电平转换。 串行通信硬件电路: 1、8251A驱动程序 程序流程图: 8251A初始化 如果要求每秒传送1000个ASCII码, 可以设定选用异步工作方式,字符格式为5位字长,偶校验, 一个停止位,波特率为19200,波特率因子为1。方式选择字,71H。数据传送前要错误标志复位,并要设定发送允许位和接收允许位为有效状态,因此,控制命令字,15H。CPU通过查询状态位TxRDY控制发送数据,通过查询状态位RxRDY来读取接收数据。 *

文档评论(0)

153****9595 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档