- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
时序逻辑电路的基本概念
时序逻辑电路的特点、结构及分类
一、时序逻辑电路的特点
时序逻辑电路的特点是:电路在任一时刻的输出状态,不仅与当时的输入状态有关,而且还与电路原来所处的状态有关。因此,在时序逻辑电路中必须具有能够记忆电路状态的存储电路,以便把电路原来产生的状态存储起来,并作为产生新状态的条件。存储电路主要由触发器来完成。此外,在时序逻辑电路中,还应具有反馈通路,以使由存储电路记忆下来的电路状态能在下一个时刻影响电路的状态。
二、时序逻辑电路的基本结构框图
时序逻辑电路的基本结构框图如图10.2.1所示。由图可知,时序逻辑电路在结构上有两个特点:
①由组合逻辑电路和存储电路两部分组成。
②输出和输入之间至少有一条反馈路径。即存储电路的输出信号Q(即状态
信号)必须反馈到组合逻辑电路的输入端,并与输入信号X一起共同决定电路的输出信号Z。
图10.2.1 时序逻辑电路的基本结构框图
在图10.2.1中,X (X1,…, Xi)为时序逻辑电路的输入信号; Z (Z1,…, Zj) 为时序逻辑电路的输出信号;D (D1,…, Dm) 为驱动存储电路转换为下一状态的激励信号(或称驱动信号);Q (Q1,…, Qm)为存储电路的状态信号,它表示时序逻辑电路当前的状态,简称现态。状态信号Q被反馈到组合逻辑电路的输入端,与输入信号X一起决定时序逻辑电路的输出信号Z,并产生对存储电路的激励信号D, 从而确定下一个状态,即次态。这些信号之间的逻辑关系可表示为
(10.2.1)
(10.2.2)
(10.2.3)
其中,式(10.2.1)是输出方程;式(10.2.2)是存储电路的驱动方程(或称激励方程);式(10.2.3)是时序电路的状态方程,Qn是现态,Qn+1是次态,该式表达了存储电路从现态到次态的转换。
三、时序电路的分类
时序逻辑电路通常分为同步时序逻辑电路(Synchronous Circuit)和异步时序逻辑电路(Asynchronous Circuit)两大类。
(一)同步时序逻辑电路
在同步时序逻辑电路中,所有触发器的时钟输入端都接到同一个时钟脉冲信号源上,因此,所有触发器都接受同一个时钟脉冲的控制,它们的状态(即时序电路的状态)的变化是同时发生的。
(二)异步时序逻辑电路
在异步时序逻辑电路中,触发器不受统一的时钟脉冲信号的控制,各触发器状态的变化不是同时发生的。
10.2.2 时序逻辑电路功能的描述方法
描述一个时序逻辑电路的逻辑功能可以采用逻辑方程式、状态表、状态转换图、时序图等方法。这些方法从不同角度描述了时序逻辑电路逻辑功能的特点,它们在本质上是相同的,可以相互转换,是分析和设计时序逻辑电路的基本工具。
一、逻辑方程式
逻辑方程式包括三组基本方程:输出方程、驱动方程(激励方程)和状态方程。对于异步时序逻辑电路来说还有时钟方程。用逻辑方程式虽然能对时序逻辑电路作清楚准确地描述,但不够直观,也不能根据这些逻辑方程式来判断时序逻辑电路的逻辑功能。此外,在设计时序逻辑电路时,也很难根据给出的逻辑要求直接写出电路的逻辑方程式。
逻辑方程式通常是根据给定的时序逻辑电路的逻辑图写出的。
二、状态转换表
状态转换表(State Table)简称状态表, 是反映时序逻辑电路的输出Z、次态Qn+1和电路的输入X、现态Qn之间对应取值关系的表格,如表10.2.1所示。表的顶部是输入X的组合,表的左边是现态Qn的组合,表的内部是每一个现态与输入的组合所导致的次态Qn+1和输出Z。状态表的读法是:处于现态Qn的时序逻辑电路,当输入为X 时,该电路的输出为Z,在有效时钟脉冲作用下将进入次态Qn+1。
表10.2.1 时序逻辑电路的状态表
X=0
X=1
0 0
0 1
1 0
1 1
01/0
10/0
11/0
00/1
11/0
00/0
01/0
10/1
状态表可由描述时序逻辑电路的三组基本方程得到,也可由文字描述导出。应该注意的是:①状态转换是由现态到次态;②输出Z虽然写在次态后面,但却是现态的函数。
三、状态转换图
状态转换图(State Diagram)简称状态图, 是反映时序逻辑电路状态转换规律及相应输入、输出取值关系的图形。将表10.2.1转换为如图10.2.2所示的状态图,可以更直观形象地表示出电路状态的转换过程,更容易分析电路的逻辑功能。
在状态图中:①圆圈及圈内的
您可能关注的文档
最近下载
- 2024年陕西省中考英语试卷(A)(含听力音频和答案).docx VIP
- 中医在老年护理中的应用.pptx VIP
- 人教版初中数学八年级下册全册教案(2024年3月修订).docx VIP
- 2020年医疗机构消毒技术规范.docx VIP
- GBZ17625.6-2003 电磁兼容 限值 对额定电流大于16A的设备在低压供电系统中产生的谐波电流的限制.pdf VIP
- 肝性脑病试题.pdf VIP
- 财税法(1-9章)全吕凌燕.ppt VIP
- T/CGCC 19-2018_焙烤食品预拌(混)粉.pdf VIP
- 华为人才管理工具手册.pptx VIP
- 老年人能力评估师综合考试真题(共50题,附答案).docx VIP
文档评论(0)