JESD204B 串行接口时钟需要及其实现.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ZHCA591 – January 2014 JESD204B 串行接口时钟需要及其实现 Chen Andy MNC signal chain FAE 摘要 随着数模转换器的转换速率越来越高,JESD204B 串行接口已经越来越多地广泛用在数模转 换器上,其对器件时钟和同步时钟之间的时序关系有着严格需求。本文就重点讲解了 JESD204B 数模转换器的时钟规范,以及利用TI 公司的芯片实现其时序要求。 关键字:LMK04800,LMK04828,LMK1802,LMK01010,JESD204 内容 1. J ESD204B 介绍 1 1.1 JESD204B 规范及其优势 1 1.2 JESD204B 时钟的需求2 2 .J ESD204B 时钟的实现 3 2.1 专用的JESD204B 时钟芯片3 2.2 通用的LVDS 时钟芯片4 3 结论及其测试验证 5 参考文献: 5 1. JESD204B 介绍 1.1 JESD204B 规范及其优势 JESD204 是基于SerDes 的串行接口标准,主要用于数模转换器和逻辑器件之间的数据 传输,其最早的版本是JESD204A, 现在是JESD204B subclass0,subclass1,subclass2。区 别主要在于其对同步和链路间固定时差的测量。目前市场上比较多地数模转换器接口是 JESD204B subclass1。其最大传输速率可达12.5Gbps,支持多链路和多器件的同步以及固定 时差的测量。下表是各版本之间的差异: ZHCA591 JESD204 JESD204A JESD204B 起源时间 2006 2008 2011 最大速率 3.125Gbps 3.125Gbps 12.5Gbps 多链支持 N Y Y 多链同步 N Y Y 多器件同步 N Y Y 固定延时测量 N N Y Table 1 在JESD204 接口出现以前,数模转换器的数字接口绝大多数是差分LVDS 的接口,这就 造成了布板的困难,当PCB 的密度很大的时候就需要增加板层从而造成印制板的成本上升。 而JESD204B 接口是串行接口,能有效减少数据输出的差分对,能最大限度的简化Layout。 因此JESD204B 是高密度板不可或缺的接口。但因其需要进行严格的同步和以及时延的测量, 与之接口的逻辑会比LVDS 接口复杂很多,幸运的是现在逻辑厂商都集成了专用的JESD204 IPCore 在他们的软件里,从而简化了逻辑的设计。 1.2 JESD204B 时钟的需求 尽管JESD204B 也有不同的版本,但越来越多的厂商选择Subclass1,因此市面上绝大多 数的数模转换器都是基于这个版本设计的。本文就以JESD204B subclass1 来讨论时钟的时 序需要以及TI 时钟芯片方案的实现。任何一个串行协议都离不开帧和同步,JESD204B 也不 例外,也需要收发双方有相同的帧结构,然后以一种方式来同步,即辨别起始。JESD204B 是以时钟信号的沿来辨别同步的开始,以及通过一定的握

文档评论(0)

cjp823 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7060131150000004

1亿VIP精品文档

相关文档