第2章_FPGA结构与应用-2014.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
▼ JTAG边界扫描测试 引 脚 描 述 功 能 TDI 测试数据输入(Test Data Input) 测试指令和编程数据的串行输入引脚。数据在TCK的上升沿移入。 TDO 测试数据输出(Test Data Output) 测试指令和编程数据的串行输出引脚,数据在TCK的下降沿移出。如果数据没有被移出时,该引脚处于高阻态。 TMS 测试模式选择(Test Mode Select) 控制信号输入引脚,负责TAP控制器的转换。TMS必须在TCK的上升沿到来之前稳定。 TCK 测试时钟输入(Test Clock Input) 时钟输入到BST电路,一些操作发生在上升沿,而另一些发生在下降沿。 TRST 测试复位输入(Test Reset Input) 低电平有效,异步复位边界扫描电路(在IEEE规范中,该引脚可选)。 表2-1 边界扫描IO引脚功能 ★ 边界扫描数据移位方式 ★ JTAG BST选择命令模式时序 ▼ 嵌入式逻辑分析仪 Signal Tap II工具 知识要点: 4大PLD厂商:Altera, Xilinx, Lattice,ACTEL公司的FPGA和CPLD器件的系列、规模、工艺、编程方式、工作电压、速度等特性。 CPLD的编程方式 PC机编程 FPGA的配置方式(3种模式:JTAG,PS,AS模式) PC机配置(JTAG模式) 专用芯片配置(AS,PS模式) 单片机配置 CPLD配置 ● FPGA/CPLD器件产品及其编程与配置 2.6 FPGA/CPLD产品概述 ▼ Lattice公司CPLD器件系列 Lattice公司第一个推出PLD器件,最早开发出GAL器件,发明ISP下载方式。主要产品CPLD,最高10万门。 历史功臣 CPLD市场大 FPGA市场小 ▼ Xilinx公司的FPGA和CPLD器件系列 1. Virtex-4系列FPGA 2. SpartanⅡ Spartan-3 Spartan 3E器件系列 3. XC9500 XC9500XL系列CPLD 4. Xilinx FPGA配置器件SPROM 5. Xilinx的IP核 Xilinx公司:首次推出FPGA器件,FPGA规模最大,嵌入式资源丰富,高速串行收发器等有优势。 ▼ Actel公司的FPGA系列 FPGA:flash工艺,使用方便,保密性好,用于军工、航天 Altera公司产品 硬件 器件 CPLD FPGA 配置芯片 下载线 评估板 软件 开发工具 IP核 ▼ Altera公司FPGA和CPLD器件系列 编程与配置 编程:CPLD的下载叫编程 配置:FPGA的下载叫配置 3种下载模式: JTAG模式 AS模式 PS模式 下载工具 JTAG 10针插座和下载线; 配置器件; 专用编程器; 2.7 下载:编程与配置 基本概念 ISP(In system programmable)下载方式 ISP称之为在系统可编程,就是当系统正常工作时,可对正在工作的PLD器件进行重新编程,编程后立即进入正常工作状态。 ISP编程方式使得编程和调试工作非常方便。 ISP编程过程:芯片先工作在编程模式(此时I/O引脚为高阻),编程后经过一个初始化过程,立即进入正常工作模式。 FPGA配置方式: 1)主动配置:FPGA器件引导配置过程;配置数据存储在外部ROM中,上电时从ROM中读取数据下载到FPGA器件中,是在产品中使用的配置方式; 2)被动配置:外部计算机或者控制器引导配置过程。在调试和实验阶段使用的配置方式。 配置文件:.pof , .sof 等。 下载线:、ByteblasterMV和Byteblaster II电缆(接并口) USB下载线。 PLD器件的三种工作模式: 1)测试模式:进行边界扫描测试。 2)编程模式;进行编程,此时I/O引脚为高阻。 3)正常工作模式:编程完成后进入正常工作模式。 FPGA的3种下载模式 JTAG配置端口 FPGA PS配置端口 PC机 配置适配电路 配置器件 或配置电路 AS配置端口 专用FLASH 配置器件 ★ Altera FPGA常用配置器件 EPCS系列 AS模式使用,FLASH工艺 EPCS1,EPCS4等 EPC系列 PS模式使用,EEPROM工艺 编程插座(10针):是PLD和配置电路之间的接口。 配置电路的下载电缆与插座相连,插座跟PLD专用编程引脚相连。 有的器件,边界扫描测试引脚同时用作编程引脚。这跟器件类型和编程模式有关。ALTERA公司的CPLD器件的编程一般使用JTAG引脚编程,而FPGA器件有专用的配置引脚,同时也支

文档评论(0)

339910001 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档