- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电子设备EMC设计检查表
在考虑一个产品设计的EMC问题时,必须考虑到许多因素。往往很容易忽略一些非常重要的问题。为设计师提供的检查表是从反面对正在进行的设计进行评价。
从一开始就为EMC进行设计,了解产品所需的性能
将系统划分为重要部分和不重要部分
确定哪些电路属于噪声类型或者敏感类型,以及哪些都不属于;
将这些电路分布在分开的区域内,并尽可能的远;
选择内部和外部接口点,优化对共模电流的控制。
从考虑EMC的角度出发,选择元器件和电路
使用较慢的或者抗扰度高的逻辑系列,限制数据传输接口的摆率;
使用良好的高频去耦技术:电容器靠近被去耦的IC器件,也可以在电源线上使用串联电阻或电感;
减少时钟电路的扇出,自由使用缓冲器;
使信号带宽最小,使信号电平最大;
检查带宽放大器的稳定性;
在所有敏感的模拟输入端增加电阻性、铁氧体或容性滤波;
对每一个微处理器都使用看门狗电路。
PCB布局
保证正确的信号回路,如果必要,要提供隔离来确定优先的电路路径;
使干扰路径远离敏感电路,增加接口的地平面;
使接地电感最小,首先使用一个或多个接地平面,也可以增加电源平面,但是这些平面之间不能交叠;
使闭合的大电流、高dI/dt或敏感电路的环路面积最小化;
使dV/dt高的节点的表面区域最小:不要遗留任何悬浮的导体区域,确保电流供给是连接的;
使走线和元件引脚伸出的长度最短;
滤波器靠近它们的接口放置,关键电路远离地平面的边缘布置。
电缆
避免信号线和电源线的并行走线;
使用有足够屏蔽的电缆和连接器;
如果必要,为dI/dt大的线路使用双绞电缆;
电缆布置远离壳体的开口,并靠近导电的接地结构;
在可能的情况下,避免谐振长度,考虑用铁氧体抑制器、使用阻尼电缆;
保证电缆的屏蔽层正确的端接到连接器,避免“猪尾巴”连接;
使用正确的阻抗端接传送高频信号的电缆。
接地
在产品定义阶段,规划、设计并执行接地系统;
将接地系统看作回流电流的路径,而不是0V的参考;
保证屏蔽层、连接器、连接器和机箱有足够的搭接;
确保搭接方法不会在不利的环境中被破坏;
使阶段尽量短,并确定它们的策略;
避免共地阻抗;
为所有被去耦的接口提供“干净的”地区域。
滤波器
为应用优化交流电源滤波器;
对所有I/O端口进行滤波,无论是使用电容器到安静的地还是共模扼流圈,或者两者结合使用;
在输入到每一个电路板的DC电源端口使用π型滤波器;
对干扰源进行滤波,例如开关或者电机;
注意滤波器元件的布局和相关走线或连线的布局。
屏蔽
根据感兴趣的频率范围,确定屏蔽的类型或者程度;
封闭特别敏感的区域或者噪声区域,即增加内部滤波;
避免壳体上有大的或谐振开孔,或者采取措施改变它们;
保证每一个单独的平板都沿着它们的接缝良好搭接。
在进行设计的同时,连续进行EMC测试和评估。
文档评论(0)