- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
武汉工业学院
毕业设计(论文)开题报告
20 13 届
毕业设计(论文)题目 基于单片机的数字时钟设计
院(系) 电气信息工程系
专业名称 通 信 工 程
学生姓名 吴 松
学生学号 090408508
指导教师 甘 露
武汉工业学院学生毕业设计(论文)开题报告表
课题名称
基于FPGA的波形发生器的设计与实现
课题类型
毕业设计
课题来源
自 拟 课 题
导 师
甘 露
学生姓名
吴松
学 号
090408508
专 业
通信工程
一.设计背景:
随着科学技术的日新月异的发展,各种各样的电子产品也正在逐步向着高精尖技术发展。电子技术广泛的应用于工业、农业、交通运输、航天航空、国防建设等国民经济的诸多领域中,数字电子技术已经广泛渗透到了人们生活的各个层面,信号发生器是一种常用的信号源,广泛应用于电子电路、自动控制和科学试验等领域。它是一种为电子测量和计量工作提供符合严格技术要求的电信号设备。因此,信号发生器和示波器、电压表、频率计等仪器一样是最普通、最基本的,也是应用最广泛的电子设备之一,几乎所有的电参量的测量都需要用到信号发生器。
传统通信信号发生器信号的产生使用模拟方法,体积大、设备笨重、成本高、功耗大、可靠性差,且精度不高。为了避免传统通信信号发生器的信号发生技术带来的诸多不便同时随着数字信号处理和集成电路技术的发展,DDS (直接数字频率合成Direct Digital Synthesizer) 技术被广泛的应用到信号发生器的发生和制作当中。【3】但是,为了迎合大部分普通用户以及适应市场需求,绝大多数的DDS集成芯片只能产生传统正弦波、矩形波、三角波等常用周期波形的信号发生器,并且利用DDS集成芯片来产生的信号具有系统不易扩展、输出信号的带宽不易提高、成本高及可靠性低等缺点。FPGA(Field Programmable Gate Array,现场可编程门阵列)器件具有高速、高可靠性和现场可编程等优点,已应用于数字电路设计、微处理器系统、DSP、通信及ASIC设计等不同的科技领域 ,因此利用FPGA设计信号发生器具有相当高的优越性和非常广阔的应用前景。
基于以上分析,本设计拟在DDS技术工作原理的基础上,利用FPGA的灵活性(现场可编程)来实现信号发生器的产生。这种设计方法不仅可以输出用户需要的任意波形,同时可以通过更改信号发生器与计算机的通信接口来拓展端口地址空间,增加数据位数,提高频率分辨率的精度,增加信号源输出波形种类等各方面性能指标,而且该系统工作稳定、可靠性高、成本低,并具有较好的参考与实用价值。
2. fpga
以硬件描述语言( Verilog 或 VHDL)所完成的 电路设计,可以经过简
单的综合与布局,快速的 烧录至 FPGA 上进行测试,是现代 IC 设计验证的技术主流。这些可编辑元件可以被用来实现一些基本的逻辑门 电路(比如AND、OR、XOR、NOT)或者更复杂一些的组合功能比如解码器或数学方程式。在大多数的FPGA里面,这些可编辑的元件里也包含记忆元件例如 触发器(Flip-flop)或者其他更加完整的记忆块。
系统设计师可以根据需要通过可编辑的连接把FPGA内部的逻辑块连接起来,就好像一个 电路试验板被放在了一个 芯片里。一个出厂后的成品FPGA的逻辑块和连接可以按照设计者而改变,所以FPGA可以完成所需要的逻辑功能。
FPGA一般来说比ASIC(专用 集成芯片)的速度要慢,无法完成复杂的设计,但是 功耗较低。但是他们也有很多的优点比如可以快速成品,可以被修改来改正程序中的错误和更便宜的造价。厂商也可能会提供便宜的但是编辑能力差的FPGA。因为这些 芯片有比较差的可编辑能力,所以这些设计的开发是在普通的FPGA上完成的,然后将设计转移到一个类似于ASIC的芯片上。另外一种方法是用CPLD(复杂 可编程逻辑器件备)。
3. max plus2仿真软件
是Altera公司推出的的第三代PLD开发系统(Altera第四代PLD开发系统被称为:Quartus,主要用于设计6万-100万门的大规模CPLD/FPGA).使用MAX+PLUSII的设计者不需精通器件内部的复杂结构。设计者可以用自己熟悉的设计工具(如原理图输入或硬件描述语言)建立设计,MAX+PLUSII把这些设计转自动换成最终所需的格式。其设计速度非常快。对于一般几千门的电路设计,使用MAX+PLUSII,从设计输入到器件编程完毕,用户拿到设计好的逻辑电路,大约只需几小时。设计处理一般在数分钟内内完成。特别是在
您可能关注的文档
最近下载
- 想象与真实:网络玄幻小说《诡秘之主》的空间叙事研究.pdf VIP
- GB 1499.2-2024 钢筋混凝土用钢 第2部分:热轧带肋钢筋.pdf VIP
- 2024~2025学年10月山东青岛城阳区青岛实验高中高一上学期月考数学试卷(详解版).pdf VIP
- 《中国重症肌无力诊断和治疗指南(2025版)》解读PPT课件.pptx VIP
- 国庆双节小区物业安全温馨提示.doc VIP
- 《强制性条文实施计划》.docx VIP
- 长春易加科技-数字化互联化智能工厂解决方案.pdf VIP
- 23CJ87-1 采光、通风、消防排烟天窗(一)参考图集.docx VIP
- 车辆GPS动态监控管理制度完整.doc VIP
- 2-2《TIPS操作手册(公共代码管理子系统)》.pdf
文档评论(0)