- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2章 微处理器与总线 主要内容: 8088(8086)微处理器的工作原理、引线及结构 总线的一般概念 2.1微处理器概述 微处理器简称CPU,是计算机的核心主要包括: 运算器 控制器 寄存器组 人们常说的16位机,32位机值得是内部总线的宽度 2.2 8088/8086微处理器 主要内容: 8088CPU外部引线及功能 8088CPU的内部结构和特点 各内部寄存器的功能 8088的工作时序 概述 16位微处理器 内部数据总线均为16位,外部数据总线 8088为8位、8086内部数据总线为16位 20根地址线,可寻址内存范围 220=1MB内存空间(00000H ~ FFFFFH) 时钟频率为5MHz 外部特性:40个引脚,+5V电源供电 最大/最小两种工作模式 1. 程序和指令 程序: 具有一定功能的指令的有序集合 指令: 由人向计算机发出的、能够为计算机所识别的命令。 指令的一般执行过程: 取指令→指令译码→读取操作数 →执行指令→存放结果 串行和并行方式的指令流水线: 串行工作方式: 控制器和运算器交替工作,按顺序完成 上述指令执行过程 并行工作方式: 运算器和控制器可同时工作 串行工作方式: 8088以前的CPU采用串行工作方式 并行工作方式: 8088CPU采用并行工作方式 8088/8086 CPU的特点 采用并行流水线工作方式: 通过设置指令预取队列实现 对内存空间实行分段管理: 将内存分为4个段并设置地址段寄存器,以实现对1MB空间的寻址 为什么引入分段机制? 课本P41 支持多处理器 2.2.2 8088CPU的引线及功能 8088可工作于两种模式下,即: 最小模式和最大模式。 最小模式为单处理机模式,控制信号较少,一般可不必接总线控制器。 最大模式为多处理机模式,控制信号较多,须通过总线控制器与总线相连。 最小模式下的连接示意图 最大模式下的连接示意图: 两种工作模式的选择方式 8088是工作在最小还是最大模式由MN/MX端状态决定。MN/MX=0工作于最大模式,反之工作于最小模式 8088CPU的引线及功能 引脚定义的方法可大致分为: 每个引脚只传送一种信息(RD等) 引脚电平的高低不同的信号(IO/M等) CPU工作于不同方式有不同的名称和定义(WR/LOCK 等) 分时复用引脚(AD7~AD0 等) ; 引脚的输入和输出分别传送不同的信息(RQ/GT等)。 最小模式下主要引线: AD7~AD0:低8位地址和数据信号分时复 用。传送地址信号时为单向, 传送数据信号时为双向。 A15 ~ A8 :输出8位地址信号。 A19~A16/S3 ~ S6:高4位地址信号,状态分时复用。 主要的控制和状态信号 WR(Write): 写信号 RD(Read): 读信号 IO/M(IO/Memory):为“0”表示访问内存 为“1”表示访问接口 DEN(Data Enable): 低电平有效时, 允许进行读/写操作 RESET:复位信号 [例]: 当WR=1,RD=0,IO/M=0时, 表示CPU当前正在进行 操作 读存储器 ALE(Address Latch Enable):地址锁存允许信号,在任一个总线周期的T1状态,ALE输出有效电平,表示地址/数据复用总线上输出的是地址信息,地址锁存器将ALE作为锁存信号,对地址进行锁存 DT/R(Data Transmit/Receive):数据传输方向控制信号,高电平时CPU发送信号,低电平时接收 READY信号:由CPU访问的内存或I/O设备发出,当其为高电平时,表示内存或I/O已准备好 中断请求和响应信号 INTR(Interupt Request): 可屏蔽中断请求输入端 NMI(Unmasked Interrupt ): 非屏蔽中断请求输入端 INTA (Interupt Answer) : 中断响应输出端 总线保持信号 HOLD:总线保持请求信号输入端。当CPU 以外的其他设备要求占用总线时, 通过该引脚向CPU发出请求 HLDA:总线保持响应信号输出端。CPU对
您可能关注的文档
最近下载
- 《安徒生童话》ppt公开课优质课件.pptx VIP
- 客户邀约技巧.pptx
- 《机器视觉技术及应用》韩九强 第10章.ppt VIP
- 小学数学精品试卷:PISA部分数学样题测试)试题1适用于六下年级.doc VIP
- GBT 50252 - 2018工业安装工程施工质量验收统一标准.docx VIP
- 2025-2026学年八年级上地理第二次月考卷.docx VIP
- 《机器视觉技术及应用》韩九强 第4章.ppt VIP
- 第15课 两次鸦片战争 课件(共25张PPT) 2024-2025学年统编版高中历史(必修)中外历史纲要(上).pptx VIP
- CB-T 4521-2022船舶行业企业工业管道和气体橡胶软管安全管理规定.pdf VIP
- 质量管理体系文件编写指南.doc VIP
原创力文档


文档评论(0)