数字电路第6版(康华光)5--锁存器和触发器-医学演示课件-精选.pptVIP

数字电路第6版(康华光)5--锁存器和触发器-医学演示课件-精选.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4 (b)当CP 由0 跳变为1后瞬间: 0 1 D D G1 1 C P Q 1 G2 2 G3 3 G5 5 Q 2 Q 3 S R G4 Q 4 D G6 Q Q 1 0 0 D D 在CP脉冲的上升沿,触发器按此前的D信号刷新 G2、G3打开, Q2、Q3输出由Q1、Q4决定,为一对互补状态,且 * 2.逻辑状态分析 故:电路具有记忆1位二进制数据的功能。 如 Q = 1 如 Q = 0 1 0 0 1 1 0 1 1 0 0 * 3. 模拟特性分析(自学) ? I1 = ?O2 ? O1 = ? I2 图中两个非门的传输特性 设两 非门G1G2均为CMOS器件。 * 5.2.1 SR 锁存器 5.2 锁存器 5.2.1 D 锁存器 * 5.2.1 SR 锁存器 5.2 锁存器 1. 基本SR锁存器 初态:R、S信号作用前Q端的状态,初态用Q n表示。 次态:R、S信号作用后Q端的 状态次态用Q n+1表示。 * (1) 工作原理 R=0、S=0 状态不变 0 0 若初态 Q n = 1 1 0 1 若初态 Q n = 0 0 1 0 0 0 * 无论初态Q n为0或1,锁存器的次态为1态。 信号消失后新的状态将被记忆下来。 0 1 若初态 Q n = 1 1 0 1 若初态 Q n = 0 0 1 0 0 1 0 R=0、S=1 置1 * 无论初态Q n为0或1,锁存器的次态为0态。 信号消失后新的状态将被记忆下来。 1 0 若初态 Q n = 1 1 1 0 若初态 Q n = 0 1 0 0 1 0 1 R=1 、 S=0 置0 * 1 1 0 0 S=1 、 R=1 无论初态Q n为0或1,触发器的次态 、 都为0 。 状态不确定 约束条件: SR = 0 当S、R 同时回到0时,由于两个与非门的延迟时间无法确定,使得触发器最终稳定状态也不能确定。 触发器的输出既不是0态,也不是1态 * (2)工作波形 * (3)用与非门构成的基本SR锁存器 、 c.国标逻辑符号 a.电路图 b.功能表 不定 1 0 0 1 0 1 0 0 1 0 1 不变 1 1 不变 Q 约束条件: S +R = 1 即: 结论:输入低电平有效,且有 SR = 0 * 例 运用基本SR锁存器消除机械开关触点抖动引起的脉冲输出。 * 开关S由B拨向A时,触点脱离B有瞬间的抖动 开关S由A拨回B时,触点脱离A有瞬间的抖动 开关S由B拨向A时,触点接触A有瞬间的抖动 Q不变 Q不变 开关S由A拨回B时,触点接触B有瞬间的抖动 * 2. 逻辑门控SR锁存器 电路结构 国标逻辑符号 基本SR锁存器 使能信号控制门电路 * 逻辑功能 S=0,R=0:Qn+1=Qn S=1,R=0:Qn+1=1 S=0,R=1:Qn+1=0 S=1,R=1:Qn+1= Ф(不确定) E=1: E=0: 状态发生变化。且有: 状态不变 Q3 = S Q4 = R * 的波形。 例:逻辑门控SR锁存器的E、S、R的波形如下图虚线上边所示, 锁存器的原始状态为Q = 0, 试画出Q3、Q4、Q和 Q 解:根据前面讲的逻辑门控SR锁存器的功能表可画出图如虚线下边所示: * 5.2.2 D 锁存器 1. 逻辑门控D锁存器 (2)国标逻辑符号 (1)逻辑电路图 * =S S =0 R=1 D=0 Q = 0 D=1 Q = 1 E=0 不变 E=1 = D S =1 R=0 D锁存器的功能表 置1 0 1 1 1 置0 1 0 0 1 保持 不变 不变 × 0 功能 Q D E Q (3)逻辑功能 * 2. 传输门控D锁存器 E=0时: (b) E=1时的等效电路 TG2导通, TG1断开 TG1导通, TG2断开 Q = D Q 不变 (c) E=0时的等效电路 E=1时: (a) 电路结构 * 例:画出如左下图所示的输出波形。 解:输出波形见右下图的虚线下方。 * 3. D锁存器的动态特性(自学) 定时图:表示电路动作过程中,对各输入信号的 时间要求以及输出对输入信号的响应时间。 * 下图为中规模集成的CMOS八D锁存器74HC/HCT373的内部逻辑电路图,其核心电路是8个传输门控D锁存器。门控信号由锁存使能信号LE驱动。 4. 典型集成电路 74HC/HCT373 八D锁存器的内部逻辑图 锁存使能信号 输出三态门使能信号 输出三态门 一对互补的门

文档评论(0)

liuhan98 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档