- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
东?北?石?油?大?学
课 程 设 计
课 程 EDA?技术课程设计
题 目 洗衣机控制器
院 系 电子科学学院
专业班级 电子信息工程
学生姓名
学生学号
指导教师
2014?年?3?月?7?日
东北石油大学课程设计任务书
课程 EDA?技术课程设计
题目 洗衣机控制器
专业??电子信息工程 ?姓名 学号
主要内容、基本要求、主要参考资料等
主要内容:
设计一个洗衣机控制器,要求洗衣机有正转、反转、暂停三种状态。设定洗衣机的工作时间,要洗
衣机在工作时间内完成:定时启动?正转20秒?暂停10秒?反转20秒?暂停10秒?定时未到回到“正转20
秒?暂停10秒?……”,定时到则停止,同时发出提示音。
基本要求:
1、设计一个电子定时器,控制洗衣机作如下运转:定时启动?正转20秒?暂停10秒?反转20秒?暂
停10秒?定时未到回到“正转20秒?暂停10秒?……”,定时到则停止;
2、若定时到,则停机发出音响信号;
3、用两个数码管显示洗涤的预置时间(分钟数),按倒计时方式对洗涤过程作计时显示,直到时间
到停机;洗涤过程由“开始”信号开始;
“ “4、三只LED灯表示“正转”、反转”、暂停
“ “
主要参考资料:
[1]?潘松著.EDA技术实用教程(第二版).?北京:科学出版社,2005.
[2]?康华光主编.电子技术基础?模拟部分.?北京:高教出版社,2006.
[3]?阎石主编.数字电子技术基础.?北京:高教出版社,2003.
完成期限 2014.3.7
指导教师
专业负责人
2014?年?3?月?3?日
一、设计思想
1.基本原理
洗衣机控制器的设计主要是定时器的设计。由一片?FPGA?和外围电路构成
了电器控制部分。FPGA?接收键盘的控制命令,控制洗衣机的进水、排水、水位
和洗衣机的工作状态、并控制显示工作状态以及设定直流电机速度、正反转控
制、制动控制、起停控制和运动状态控制。对芯片的编程采用模块化的?VHDL
(硬件描述语言)进行设计,设计分为三层实现,顶层实现整个芯片的功能。顶
层和中间层多数是由?VHDL?的元件例化语句实现。中间层由无刷直流电机控制、
运行模式选择、洗涤模式选择、定时器、显示控制、键盘扫描、水位控制以及
对直流电机控制板进行速度设定、正反转控制、启停控制等模块组成,它们分
别调用底层模块。
2.设计框图
定时到
正转?20s定时启动 暂停?10s 反转?20s 暂停?10s
正转?20s
定时没到
图?1?设计框图
用两位数码管预置洗涤时间(分钟数),洗涤过程在送入预置时间后开始运
转,洗涤中按倒计时方式对洗涤过程作计时显示,用?LED?表示电动机的正、反
转,如果定时时间到,则停机并发出音响信号。
二、设计步骤和调试过程
1、模块设计和相应模块代码
洗衣机控制器电路主要有五大部分组成,包括:减法计数器、时序控制电
1
路、预置时间和编码电路、数码管显示、译码器组成。
(1)预设时间和编码电路:本模块将输入的四位时间信号编码成八位二进制
数输出到减法计数器电路。
library?ieee;
use?ieee.std_logic_1164.all;
use?ieee.std_logic_unsigned.all;
entity?settime?is port (
load:in?std_logic;
time_input:in?std_logic_vector(3?downto?0);
time_set:out?std_logic_vector(7?downto?0)
);
end?settime;
architecture?settime?of?settime?is
signal?p1:std_logic_vector(7?downto?0);
begin
process(load)
begin
if(loadevent?and?load=1)
then
case?time_input?is
when?0000=p1
when?0001=p1
when?0010=p1
when?0011=p1
when?0100=p1
when?0101=p1
when?0110=p1
when?0111=p1
when?1000=p1
when?1001=p1
when?others=p1
end?case;
end?if;
end?process
time_set=p1;
end?settime;
2
图?2?预设时间和编码仿真
用?K1、K2、K3、K4?给?time_input?输入一个
原创力文档


文档评论(0)