9lmp的调用方法分析解读.pptxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术应用;提纲;LPM的简介;1. 基于LPM_ROM的4位乘法器设计;(1) 用文本编辑器编辑mif文件;图3 LPM_ROM构成的乘法器仿真波形;(2) 用初始化存储器编辑窗口编辑mif文件;练习:; 层次化设计也称为“自底向上”的设计方法,即将一个大的设计项目分解为若干个子项目或若干个层次来完成。先从底层的电路设计开始,然后在高层次的设计中逐级调用低层次的设计结果,直至最后系统电路的实现。对于每一个层次的设计结果,都经过严格的仿真验证,尽量减少系统设计中的错误。;例如:全加器的EDA原理图输入设计;例:用层次化设计设计一个两位二进制数乘法器;顶层电路两位二进制数乘法器设计 根据系统分析所得结论,可按图5设计两位二进制数乘法器电路。 新建一个工程文件夹mult2,把hadd.bdf, hadd.bsf文件放入其中,新建一个原理图文件,使用插入符号命令,出现选择符号的界面,选择hadd.bsf将它放置于原理图编辑区中,以mult2.bdf命名并保存到mult2文件夹中。以此文件新建工程。按图5调出其他有关元件并按图连线,保存、编译并通过仿真。 通过编译仿真,其仿真波形如图6所示。 本例的底层电路符号用原理图设计输入法设计后生成,还可以用以后介绍的文本设计输入法设计后生成,这样的设计方法称混合设计输入法;图5;仿真波形;VHDL设计初步;1 简单组合电路的VHDL描述;最小单元——门电路; --u1.vhd;VHDL程序结构组成;VHDL的基本结构: 实体 + 结构体;多路选择器的VHDL描述 ;;【方法2】 ENTITY mux21a IS PORT ( a, b : IN BIT; s : IN BIT; y : OUT BIT ); END ENTITY mux21a; ARCHITECTURE one OF mux21a IS BEGIN y = a WHEN s = 0 ELSE b ; END ARCHITECTURE one ; ;【方法3】 ENTITY mux21a IS PORT ( a, b : IN BIT; s : IN BIT; y : OUT BIT ); END ENTITY mux21a; ARCHITECTURE one OF mux21a IS SIGNAL d,e : BIT; BEGIN d = a AND (NOT S) ; e = b AND s ; y = d OR e ; END ARCHITECTURE one ; ;【方法4】 ENTITY mux21a IS PORT ( a, b, s: IN BIT; y : OUT BIT ); END ENTITY mux21a; ARCHITECTURE one OF mux21a IS BEGIN PROCESS (a,b,s) BEGIN IF s = 0 THEN y = a ; ELSE y = b ; END IF; END PROCESS; END ARCHITECTURE one ; ;2选1选择器的仿真波形结果 ;描述设计功能的输入输出端子(Port) 在层次化设计时,Port为模块之间的接口 在芯片级,则代表具体芯片的管脚 语法:;实体(Entity)描述举例;2、Port 语句;3、数据类型;4、端口模式说明;Ports:;5. 结构体;【例】2选1选择器的另一种表达 mux21b.vhd ENTITY mux21b IS PORT ( a, b : IN BIT; s : IN BIT; y : OUT BIT ); END ENTITY mux21b; ;ARCHITECTURE one OF mux21b IS BEGIN PROCESS (a,b,s) BEGIN IF s = 0 THEN y = a ; ELSE y = b ; END IF; END PROCESS; END ARCHITECTURE one ; ;PROCESS进程语句和顺序语句:所有的顺序描述语句都必须放在进程语句PROCESS中。 敏感表:输入信号都必须放在敏感表中,只要一个信号发生改变,进程语句就启动执

文档评论(0)

118zhuanqian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档