FPGA数字跑表程序.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(1) 跑表的计时范围为 0.01s~59min59.99s,计时精度为 10ms; (2) 具有异步复位清零、启动、计时和暂停功能; (3) 输入时钟频率为 100Hz; (4) 要求数字跑表的输出能够直接驱动共阴极 7 段数码管显示 /*信号定义 CLK: CLR: 时钟信号; 异步复位信号; PAUSE: 暂停/启动信号; MSH,MSL:百分秒的高位和低位; SH,SL: 秒信号的高位和低位; MH,ML: 分钟信号的高位和低位。*/ module h (clk,clr,pause,msh,msl,sh,sl,mh,ml,led1,led2,led3,led4,led5,led6); input clk,clr; input pause; output [6:0]led1; output [6:0]led2; output [6:0]led3; output [6:0]led4; output [6:0]led5; output [6:0]led6; output [3:0] msh,msl,sh,sl,mh,ml; reg [6:0]led1; reg [6:0]led2; reg [6:0]led3; reg [6:0]led4; reg [6:0]led5; reg [6:0]led6; reg[3:0] msh,msl,sh,sl,mh,ml; reg cn1,cn2; //cn1 为百分秒向秒的进位,cn2 为秒向分的进位 //百分秒计数进程,每计满 100,cn1 产生一个进位 1 always @(posedge clk or posedge clr) begin if(clr) //异步复位 begin {msh,msl}=8h00; //从 00 开始计数 cn1=0; end else if(!pause) begin //PAUSE 为 0 时正常计数,为 1 时暂时计数 if (msl==9) begin msl=0; //低位百分秒计数到 10 是归零 if (msh==9) begin msh=0; //高位百分秒计数到 10 是归零 cn1=1; //CN1 触发进位 end else //低位计数到 10,高位未计数到 10 时,高位计数 msh=msh+1; end else begin //低位计数未到 10 时,继续计数 msl=msl+1; cn1=0; //低位未计数到 10 时,CN1 不产生进位 end end end //秒计数模块,每计数满 60,CN2 产生一个进位 always @(posedge cn1 or posedge clr) begin if (clr) begin //异步复位 {sh,sl}=8h00; cn2=0; end else if(sl==9) begin sl=0; //低位秒计数到 10,低位归零 if (sh==5) begin sh=0; //低位计数到 10,高位计数到 6 时,高位秒归零 cn2=1; //cn2 触发进位 end else sh=sh+1; //低位计数到 10,高位未到 6 时,低位计数 end else begin sl=sl+1; //低位未计数到 10,低位计数 cn2=0; //低位未计数到 10 时,CN2 不产生进位 end end //分钟计数模块,每计满 60,系统自动清 0 always@ (posedge cn2 or posedge clr) begin if(clr) begin //异步复位 {mh,ml}=8h00; end else if(ml==9) begin ml=0; //低位分计数到 10 时,低位归零 if (mh==5) mh=0; //低位计数到 10,高位计数到 6 时,高位归零 else mh=mh+1; //低位计数到 10,高位未计数到 6 时,高位计数 end else ml=ml+1; //低位计数未到 10 时,低位计数 end //led 显示模块 always@(msl[3:0]) begin case(msl[3:0]) //利用 case 语句控制显示低位百分秒的 0~9 0:led1=b1000000; :led1=b1111001; :led1=b0100100; :led1=b0110000; :led1=b0011001; :led1=b0010010; :led1=b0000010; :led1=b1111000; :led1=b0000000; :led1=b0010000; endcase end always@(msh[3:0]) begin case(msh[3:0]) //利用 case 语句控制显示高位百分秒的

文档评论(0)

xiaoluping2000 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档