逻辑电路设计基础.ppt

  1. 1、本文档共91页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
20 19 18 17 16 15 14 13 12 11 1 2 3 4 5 6 7 8 9 10 1Q 2D 1D 2Q 3Q 3D 4D 4Q GND E VCC 8Q 8D 7D 7Q 6Q 6D 5D 5Q CP 74LS373 ▽ EN 1 C1 1D 8D Q 8Q ▽ EN 1 C1 1D 17D Q 7Q ▽ EN 1 C1 1D 6D Q 6Q ▽ EN 1 C1 1D 5D Q 5Q ▽ EN 1 C1 1D 4D Q 4Q ▽ EN 1 C1 1D 3D Q 3Q ▽ EN 1 C1 1D 2D Q 2Q ▽ EN 1 C1 1D 1D Q 1Q 1 1 E CP 74LS373---Octal 3-State D-Latches 74LS373为三态输出 只有输出使能信号E=0时,才有信号输出;而E=1时,输出为高组态。 在CP=l,E=0时,Q=D。 当CP由1变0时,即锁存信号到达时,Q的状态被锁存。 74LS374---Octal 3-State D-FFs 1、计数器:具有记忆输入脉冲个数功能的电路称为计数器。 2、用途:主要用于计数、定时、分频和进行数字计算等。如各种数字仪表(万用表、测温表),各种数字表、钟等。 3、计数器的分类: (1)按照各个触发器状态更新情况的不同可分为: ①同步计数器:各触发器受同一时钟脉冲─输入计数脉冲控制,同步更新状态。 ②异步计数器:有的触发器受计数脉冲控制,有的是以其它触发器输出为时钟脉冲,状态更新有先有后。 5、 计数器 MOS逻辑门 作为开关应用的MOS管 NMOS管开关 A=0,开关断开,F=1,图a A=1,开关闭和,F=0,图b vI vO A F VDD T D G S S F T vI A=0 G vO D VDD 图a F T vI A=1 G vO D VDD S 图b PMOS管开关 A=1,开关断开,F=0,图a A=0,开关闭和,F=1,图b vO vI A F -VDD T D G S F T vI A=0 G vO D -VDD S 图b S F T vI A=1 G vO D -VDD 图a ㈠NMOS反向器 1、电路结构 2、工作原理 等效电路如图所示 vI为低电平,vO为高电平 vI为高电平,vO为低电平 所以输出与输入为非的关系 VDD T2 T1 vO vI VIL VIH VOH VOL 饱和型NMOS反相器 G G D S S D vI T2 vO VIL D VOL VIH G VDD VOH T1 一、NMOS逻辑门 ㈡ NMOS与非门 工作原理: A=B=0,T1、T2截止,F=1 A=0、B=1,T1截止,F=1 A=1、B=0,T2截止,F=1 A=B=1,T1、T2导通,F=0 输入全1输出为0;输入有0输出为1。 VDD T3 T2 F A NMOS与非门 T1 B F VDD T3 T2 T1 A B F= AB ㈡ NMOS或非门 工作原理: A=B=0,T1、T2截止,F=1 A=0、B=1,T2导通,F=0 A=1、B=0,T1导通,F=0 A=B=1,T1、T2导通,F=0 VDD T3 T1 F A NMOS或非门 T2 B T3 A B F VDD T2 T1 F=A+B NMOS与或非门 VDD T5 T1 F A NMOS与或非门 T2 B T3 C T4 D T5 F VDD B D T4 T2 T3 T1 A C F=AB+CD NMOS三态门 E=1:G1=G2=0,T1、T2截止。输出高阻态。 E=0:A=0,G1=1,G2=0,T1通,T2止,F= 0A=1,G1=0,G2=1,T2通,T1止,F= 1F = A VDD T2 T1 F A NMOS三态门 E T1 T2 VDD F A E 二、CMOS门电路 ㈠ CMOS反向器 A= 1, T2止、T1通,F=0 A=0, T1止、T2通,F=1 VDD T2(P) T1(N) vO F vI A S S G G D D CMOS反相器 F= A T2 T2 A F VDD ㈡ CMOS与非门: A=B=0,T1、T2截止,T3、T4导通,F=1 A=0、B=1,T2截止T3导通, F=1 A=1、B=0,T1截止T4导通, F=1 A=B=1,T1、T2导通T3、T4截止,F=0 VDD T4(P) T2(N) F B A CMOS与非门 T1(N) T3(P) F= AB T4 T2 T1 T3 VDD F A B ㈢ CMOS或非门: A=B=0,T1、T2截止, T3、T4导通, F=

文档评论(0)

锦绣中华 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档