zpw-2000a型无绝缘轨道电路原理说明书.docxVIP

zpw-2000a型无绝缘轨道电路原理说明书.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实用标准文案 原理说明 1. 系统原理 ZPW-2000A型无绝缘移频轨道电路系统, 与 UM71无绝缘轨 道电路一样采用电气绝缘节来实现相邻轨道电路区段的隔离。 电气绝缘节长度改进为 29m,由空心线圈、 29m长钢轨和调谐单 元构成。调谐区对于本区段频率呈现极阻抗,利于本区段信号 的传输及接收;对于相邻区段频率信号呈现零阻抗,可靠地短 路相邻区段信号,防止了越区传输,这样便实现了相邻区段信 号的电气绝缘。同时为了解决全程断轨检查,在调谐区内增加 了小轨道电路。 ZPW-2000A型无绝缘移频轨道电路将轨道电路分为主轨 道电路和调谐区小轨道电路两个部分,并将短小轨道电路视为 列车运行前方主轨道电路的所属“延续段” 。 主轨道电路的发送器由编码条件控制产生表示不同含义的 低频调制的移频信号,该信号经电缆通道(实际电缆和模拟电 缆)传给匹配变压器及调谐单元,因为钢轨是无绝缘的,该信 号既向主轨道传送,也向小轨道传送。主轨道信号经钢轨送到 轨道电路受电端,然后经调谐单元、匹配变压器、电缆通道, 将信号传至本区段接收器。 调谐区小轨道信号由运行前方相邻轨道电路接收器处理, 并将处理结果形成小轨道电路轨道继电器执行条件通过( XG、 XGH)送至本轨道电路接收器,做为轨道继电器( GJ)励磁的必 文档 实用标准文案 要检查条件之一。本区段接收器同时接收到主轨道移频信号及 小轨道电路继电器执行条件,判决无误后驱动轨道电路继电器 吸起,并由此来判断区段的空闲与占用情况。主轨道和调谐区 小轨道检查原理示意图见图 2-1 。 该系统“电气—电气”和“电气—机械”两种绝缘节结构 电气性能相同。 2.电路工作原理及冗余设计 2.1 发送器 2.1. 1 用途 ZPW-2000A型无绝缘移频轨道电路发送器在区间适用于非 电码化和电码化区段 18 信息无绝缘移频自动闭塞,供自动闭 塞、机车信号和超速防护使用。在车站可适用于非电码化和电 码化区段站内移频电码化发送, 并可作站内移频轨道电路使用。 2.1. 2 原理框图及电路原理简要说明 同一载频编码条件,低频编码条件源,以反码形式分别送 入两套微处理器 CPU中,其中 CPU1产生包括低频控制信号 Fc 的移频信号。移频键控信号 FSK分别送至 CPU1、CPU2进行频率 检测。检测结果符合规定后,即产生控制输出信号,经“控制 与门”使“FSK”信号送至滤波环节, 实现方波——正弦波变换。 功放输出的 FSK信号送至两 CPU进行功出电压检测。两 CPU对 文档 实用标准文案 FSK 信号的低频、载频和幅度特征检测符合要求后发送报警继 电器励磁,并使经过功放的 FSK信号输出。当发送输出端短路 时,经检测使“控制与门”有 10S的关闭(装死或休眠保护) 。 (2)微处理器、可编程逻辑器件及作用 1、采用双 CPU、双软件、双套检测电路、闭环检查。 2、CPU采用 80C196,由它构成移频发生器,控制产生移 频信号,它还担负着输出信号检测等功能。 3、FPGA可编程逻辑器件, 由它构成移频发生器, 并行 I/O 扩展接口频率计数器等。 3)低频和载频编码条件的读取 1、低频编码条件读取 采用 24V 电源构成一个功率型、 防干扰、有“故障—安全” 保证的电路。为了实现动态检测,并用光电耦合器实现隔离。 如图所示为 18 路低频编码条件读取电路的一路,当 CPU 准备读取低频编码条件,先送一低电平到 B,使光耦 2 导通。 如果这时编码条件处于接通状态,光耦 1 应导通。 A 处于低电 平状态。如果编码条件未接通,光耦 1 截止, A 处于高电平状 态。根据 A 端的电平,就可以判断出低频编码条件是否接通。 在低频编码条件读取电路中,光耦 1 起到了关键作用。如 果光耦 1 被击穿,接可能导致编码条件读取错误,影响安全。 因此,为了保证低频编码条件读取电路的故障安全,在电路设 计中增加了光耦 2 电路环节。 文档 实用标准文案 在读取 CPU编码条件时,送一低电平到 B,在检测光耦 1 的好坏时,送一高电平到 B,使光耦截止,切断编码条件读取 电路,若此时光耦 1 正常, A 应为高电位,若光耦 1 故障, A 处就为低电位。这样, CPU就可以判断出编码条件读取电路是 否故障。 如果光耦 2 本身故障, CPU也会检测到并报警,这里不再 分析。 2、载频编码条件读取 载频编码条件读取,与低频编码条件的读取相类同。 (4)稳步信号产生 低频、载频编码条件通过并行 I/O 接口传到两个 CPU 后,首先判断该条件是 否有,且仅有一路。满足条件后, CPU1通过查表得到该编码条 件所对应的上下边频数值,控制移频发生器,产生相应 FSK信 号。并由 CPU1进行自检。由 CPU2进行互检,条件不满

文档评论(0)

明若晓溪 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档