总线与总线标准_图文.docVIP

  1. 1、本文档共27页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
北京大学本科生主干基础课北京大学信息科学技术学院本科生必修课 北京大学Peking University 2015.6.3第十三讲总线及总线标准(2 本讲要点 首先继续以AMBA2.0AHB总线协议为实例进行分析,其次介绍系统总线的发展历程,然后讲解PCI总线的结构和协议特点。 阅读教材《微型计算机……》:14.2~14.5 阅读“AMBA Specification”(Rev2.0:Ch3 通过学习本课程 了解计算机的发展历程,理解计算机的组成原理,掌握计算机的设计方法 AHB 总线协议分析(续Ⅰ系统总线的发展ⅡPCI 总线结构ⅢPCI 总线协议分析 Ⅳ 主要内容 总线逻辑电路示意图 地址和控制 写数据 申请 授权 选中 读数据和响应 从模块1仲裁器 主模块1 从模块2从模块3 主模块2 译码器 AMBA总线传输场景(复习 场景三:多个连续的传输 场景四:大量连续数据的传输 场景五:希望先得到Burst传输中的某个特定数据 时序图3:三次连续的总线传输 未准备好 扩展 传输A 完成 传输B 完成传输C 完成 注意不同传输的地址和数据在时间上的重叠(overlap 发出地址A 发出地址B 发出地址C 发出数据A 时序图4:HTRANS和HBURST信号示例 传输开始传输进行中 地址总线空闲 IDLE T1T2T3T4T5T6T7 时序图5:地址回卷的四个数据的传输 IDLE 地址回卷 *HWRITE信号:1表示写传输,0表示读传输 场景六 在Burst传输的过程中,主模块未准备好 1.主模块无法提供写数据 2.主模块无法接收读数据 主模块控制信号:HTRANS HTRANS[1:0]定义传输中各周期的类型编码类型说明 00IDLE Indicates that no data transfer is required.The IDLE transfer type is used when a bus master is granted the bus, but does not wish to perform a data transfer. 01BUSY Indicates that the bus master is continuing with a burst of transfers,but the next transfer cannot take place immediately.The transfer should be ignored by the slave. 10NONSEQ Indicates the first transfer of a burst or a single transfer. The address and control signals are unrelated to the previous transfer.(NONSEQUENTIAL 11SEQ The remaining transfers in a burst are SEQUENTIAL and the address is related to the previous transfer.The control information is identical to the previous transfer. *编码为二进制 时序图6:HTRANS 为BUSY 的示例 IDLE INCR4主模块忙地址总线空闲地址保持 传输开始传输继续不提供写数据 不提供读数据 场景七 需要传输的数据宽度比数据总线的宽度小 ?例如,需要传输1个16位的数据,而数据总线的宽度是32位的 主模块控制信号:HSIZE HSIZE[2:0]定义了传输数据的宽度编码宽度(bit说明 0008字节(Byte 00116半字(Halfword 01032字(Word 01164- 100128四字(4-word line 101256八字(8-word line 110512-1111024-ARM体系结构中定义的“字”为32位(4个字节,与x86体系结构的定义不同 *编码为二进制 时序图7:两次不同数据宽度的总线传输“2个半字数据”的传输“3个字数据”的传输 地址递增2地址递增4 主模块输出的控制信号 HTRANS:传输中各周期的类型 ?IDLE/BUSY/NONSEQ/SEQ HBURST:传输长度和地址变化方式?SINGLE/INCR/INCR4/WRAP4/…HWRITE:传输数据的方向 ?READ/WRITE HSIZE:传输数据的宽度 ?8bits/16bits/32bits/…/1024bits 通过学习本课程了解计算机的发展历程,理解计算机的组成原理,掌握计算机的设计方法AHB 总线协议分析(续Ⅰ 系统

文档评论(0)

20010520 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档