- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
学 海 无 涯
电子科技大学计算机科学与工程学院
标 准 实 验 报 告
(实验)课程名称:计算机组成原理实验
电子科技大学教务处制表
电 子 科 技 大 学
实 验 报 告
学生姓名: 郫县尼克杨 学 号: 2014666666666 指导教师:陈
虹
实验地点: 主楼A2-411 实验时间:12 周-15 周
一、 实验室名称:
主楼A2-411
二、 实验项目名称:
单周期CPU 的设计与实现。
三、 实验学时:
8 学时
四、 实验原理:
(一)概述
单周期(Single Cycle)CPU 是指CPU 从取出 1 条指令到执行完该指令只需
1 个时钟周期。
1 个时钟周期
Clock
指令0 指令1 1 指令2 指令4 指令5
学 海 无 涯
一条指令的执行过程包括:取指令→分析指令→取操作数→执行指令→保存
结果。对于单周期CPU 来说,这些执行步骤均在一个时钟周期内完成。
(二)单周期cpu 总体电路
本实验所设计的单周期CPU 的总体电路结构如下。
(三)MIPS 指令格式化
MIPS 指令系统结构有 MIPS-32 和 MIPS-64 两种。本实验的 MIPS 指令选用
MIPS-32。以下所说的MIPS 指令均指MIPS-32。
MIPS 的指令格式为32 位。下图给出MIPS 指令的3 种格式。
31 26 25 2 1 20 16 15 11 10 6 5 0
R 型指令 op rs rt rd sa func
31 26 25 21 20 16 15 0
I 型指令 op rs rt immediate
31 26 25 0
J 型指令 op address
本实验只选取了9 条典型的MIPS 指令来描述CPU 逻辑电路的设计方法。下
图列出了本实验的所涉及到的9 条MIPS 指令。
五、 实验目的
2
学 海 无 涯
1、掌握单周期CPU 的工作原理、实现方法及其组成部件的原理和设计方法,
如控制器、运算器等。
2、认识和掌握指令与CPU 的关系、指令的执行过程。
3、熟练使用硬件描述语言Verilog、EDA 工具软件进行软件设计与仿真,以
培养学生的分析和设计CPU 的能力。
六、 实验内容
(一)拟定本实验的指令系统,指令应包含R 型指令、I 型指令和J 型指令,
指令数为9 条。
(二)CPU 各功能模块的设计与实现。
(三)对设计的各个模块的仿真测试。
(四)整个CPU 的封装与测试。
七、 实验器材(设备、元器件):
(一)安装了Xilinx ISE Design Suite 13.4 的PC 机一台
(二)FPGA 开发板:Anvyl Spartan6/XC6SLX45
(三)计算机与FPGA 开发板通过JTAG (Joint Te
文档评论(0)