- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字系统高级设计技术
HDL高级设计技术
-本章概要
数字系统设计目标
时序基本概念
逻辑复制和复用
并行和流水线
同步和异步单元处理
逻辑结构处理
数字系统高级设计方法
--数字系统设计目标
从本质上讲,使用哪种描述风格描述电路的逻辑行为,主
要取决于两个关键问题:
速度和面积问题
功耗问题
数字系统设计目标
--速度和面积问题
面积
设计所占用的FPGA逻辑资源数目,即所消耗的触发器和查找表数目。
速度
芯片上的逻辑资源稳定运行时,该设计所能够达到的最高工作频率。
数字系统设计目标
--速度和面积问题
面积和速度这两个指标始终贯穿着FPGA的设计,是评价
设计性能的最主要标准。
面积和速度呈反比关系。
如果要提高速度,就需要消耗更多的资源,即需要更大的面
积;
如果减少了面积,就会使系统的处理速度降低。
在设计中不可能同时满足面积和速度的要求。
在实际设计时,需要在速度和面积之间进行权衡,使得设计
达到面积和速度的最佳结合点。
数字系统设计目标
--功耗问题
随着FPGA工作频率的显著提高,功耗成为一个引起数字系统设
计人员密切关注的问题。由于工作频率的提高,逻辑单元的切换
频率也相应提高,相应的会引起FPGA功耗增大。
通过合理的设计,减少逻辑单元不必要的切换,这样可以在一定
程度上降低功耗。
文档评论(0)