芯动力——硬件加速设计方法 (21).pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
本小节核心内容提纲 1. 复位电路是每个数字逻辑电路中最重要的组成部分之一。复位电路的工作日的有两个方 面:第一是仿真的时候使电路进入初始状态或者其他预知状态;第二是对于综合实现的 真实电路,通过复位使电路进入初始状态或者其他预知状态。一般来说,逻辑电路的任 何一个寄存器、存储器结构和其他逻辑单元都必须要附加复位逻辑电路,以保证电路能 够从错误状态中恢复,可靠地工作。 2. 复位有两种方式,同步复位和异步复位。所谓同步复位是指当复位信号发生变化时,并 不立即生效,只有当有效时钟沿采样到己变化的复位信号后,才对所有寄存器复位。在 代码书写方面,敏感列表中只有时钟信号,没有复位信号。复位信号处于 always 块中 的最高级。 3. 同步复位的优点和缺点;异步复位的优缺点。 4. 为了避免释放的时候造成亚稳态问题,通常采用“异步复位,同步释放”的解决办法。所 谓异步复位,就是复位信号可以直接不受时钟信号影响,在任意时刻只要是低电平就能 复位,假如约定低电平复位,也就是说,复位信号不需要和时钟同步。而同步释放就很 有意思了,它的意思是让复位信号取消的时候,必须跟时钟信号同步,也就是说正好跟 时钟同沿。 5. 异步复位及同步撤离具有异步复位和同步的优点,主要是:①快速复位。只要复位信号 一有效,电路就处于复位状态。②有效捕捉复位。即使是短脉宽复位也不会丢失。③有 明确的复位撤销行为。复位的撤离是同步信号,因此有良好的撤离时序和足 够的恢复 时间。 6. “异步复位,同步释放”的电路结构和原理是什么?

文档评论(0)

恬淡虚无 + 关注
实名认证
内容提供者

学高为师,身正为范.师者,传道授业解惑也。做一个有理想,有道德,有思想,有文化,有信念的人。 学无止境:活到老,学到老!有缘学习更多关注桃报:奉献教育,点店铺。

1亿VIP精品文档

相关文档