- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
成绩评定表
学生姓名
班级学号
120306
专业
通信工程
课程设计题目
四位二进制减计 数器
评
语
组长签字:
成绩
日期2014年7月15日
日期
课程设计任务书
学院 信息科学与工程学院专业 通信工程
学院 信息科学与工程学院
专业 通信工程
学生姓名 班级学号 120306
课程设计题目 四位二进制减计数器(缺1001,1010)
实践教学要求与任务:
1、 了解数字系统设计方法
2、 熟悉VHDL语言及其仿真环境、下载方法
3、 熟悉Multisim环境
4、 设计实现四位二进制减计数器(缺1001,1010)
工作计划与进度安排:
第一周 熟悉Multisim环境及QuartusU环境,练习数字系统设计方法, 包括采用触发器设计和超高速硬件描述语言设计,体会自上而 下、自下而上设计方法的优缺点。
第二周 在QuartusU环境中用VHDL语言■实现四位二进制减计数器(缺
1001,1010 )显小结果波形,并下载到目标芯片上,在实验箱上观
察输出结果。在Multisim环境中仿真实现四位二进制减计数器 (缺 1001,1010),并通过虚拟器验证其正确性。
指导教师:专业负责人:学院教学副院长:
指导教师:
专业负责人:
学院教学副院长:
2014年6
2014年6月19日
2014年6月19日
2014年6月20日
摘要
Quartus II是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、 VerilogHDL 以及 AHDL (Altera Hardware Description Language 等多种设计输入 形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整 PLD设计流程。
Multisim 是 Interactive Image Technologies (Electronics Workbench 公司推出 的以Windows为基础的仿真工具,适用于板级的模拟/数字电路板的设计工作。 它包含了电路原理图的图形输入、 电路硬件描述语言■输入方式,具有丰富的仿真
分析能力。Multisim为用户提供了丰富的元器件,并以开放的形式管理元器件, 使得用户能够自己添加所需要的元器件。
在QuartusII8.1软件中,建立名为wq的工程,用四位二进制减法计数器的 VHDL语言实现了四位二进制减法计数器的仿真波形图, 同时进行相关操作,锁
定了所需管脚,将其下载到实验箱。
在Multisim软件中,通过选用四个时钟脉冲下降沿触发的 JK触发器和同步 电路,圆出其时序图,卡诺图,建立相关方程,做出相关计算,完成四位二进制 减法计数器(缺1001,101。的驱动方程。在Multisim软件里画出了四位二进制 减法计数器的逻辑电路图。分析由红绿灯的亮灭顺序及状态,和逻辑分析仪里出 现波形图,证明四位二进制减法计数器设计成功。
关键字:VHDL语言;四位二进制减计数器; QUARTUS皿;Multisim
TOC \o 1-5 \h \z \o Current Document 课程设计目的 1
\o Current Document 设计框图 1
实现过程 2
Qjartu袖实现过程 2
3.1.1建立工程 2
3.1.2 VHDL?程序 4
3.1.3波形仿真 5
3.1.4引脚锁定与下载 7
3.1.5仿真结果分析 9
\o Current Document MULTISIM实现过程 9
3.2.1求驱动方程 9
3.2.2画逻辑电路图 11
3.2.3逻辑分析仪的仿真 12
3.2.4结果分析 13
\o Current Document 总结 14
\o Current Document 参考文献 15
课程设计目的
了解四位二进制减法计数器的工作原理和逻辑功能;
学会用VHDL语言对计数器进行编译和仿真;
掌握QuartusII的使用方法;
掌握Multisim的使用方法。
设计框图
状态转换图是描述时序电路的一种方法, 具有形象直观的特点,即其把所用 触发器的状态转换关系及转换条件用几何图形表示出来,十分活新,便丁查看。
在本课程设计中,四位二进制同步减法计数器用四个 CP下降沿触发的JK 触发器实现,其中有相应的跳变,即跳过了 1001 1010两个状态,这在状态转换 图中可以活晰地显示出来。具体结构示意框图和状态转换图如下:
CP输入减法计数脉冲四位二进制同步减法计数器
CP
输入减法计数脉冲
四位二进制同步减法计数器
输出进位信号
A :结构示意框图
1111 -^110 1101+ 1100 — 11 ^000 —— ? 0111
0000 —0001 0040- 001 — 100 —0
原创力文档


文档评论(0)