8位加法器设计程序过程.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
试验 8位加法器设计 ? 一、试验目标 熟悉利用QuartusⅡ图形编辑输入法设计简单组合电路,掌握层次化设计方法,并经过8位全加器设计,深入熟悉利用EDA软件进行数字系统设计步骤。 二、试验仪器和器材 计算机1台,GW48-PK2S试验箱1台,QuartusⅡ6.0 1套。 三、试验内容 1.?基础命题 利用图形输入法设计一个一位半加器和全加器,再利用级联方法组成8位加法器。 2.?扩展命题 利用文本输入法设计4位并行进位加法器,再利用层次设计方法组成8位加法器。经过时序仿真,比较两种加法器性能。 四、试验设计思绪 根据图2-1,2-2,2-3设计半加器、全加器、串行级联加法器 ①?设计半加器 图2-1半加器设计图 ②?设计全加器 图2-2全加加器设计图 ? ③?设计串行级联8位加法器 图2-3串行级联8位加法器设计图 ④?仿真波形图 对以上串行级联加法器进行仿真。设置时钟频率为/1/10ns。每20ns对a,b输入口进行+2操作。所得结果见图2-8。由图可知延时大约为14ns。 图2-4串行级联加法器仿真波形图 对以上串行级联加法器进行仿真。设置时钟频率为/2.0us。每10us对a,b输入口进行+2操作。所得结果见图2-4。由图可知延时大约为10us。 五、试验要求 将试验原理、设计过程、编译仿真波形和分析结果、硬件测试试验结果写进试验汇报。 六、试验思索题 (1)和单一设计文件比较,实现层次化设计应注意哪些问题? 答:实现层次化设计需要注意是:假设B设计中引用A设计,那么需要将A设计工程文件放在B设计工程文件中,另外,B设计工程必需要以B实体名称对应,不然仿真时候会犯错。 (2)比较图形编辑和文本编辑两种8位二进制加法器性能,分析它们关键异同点。以下是文本编辑参考程序。 1)?4位二进制数加法器ADDER4BVHDL描述 ? LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY ADDER4B IS PORT ( CIN4 : IN STD_LOGIC; A4 : IN STD_LOGIC_VECTOR(3 DOWNTO 0); B4 : IN STD_LOGIC_VECTOR(3 DOWNTO 0); S4 : OUT STD_LOGIC_VECTOR(3 DOWNTO 0); COUT4 : OUT STD_LOGIC); END ADDER4B; ARCHITECTURE behav OF ADDER4B IS SIGNAL SINT : STD_LOGIC_VECTOR(4 DOWNTO 0); SIGNAL AA,BB : STD_LOGIC_VECTOR(4 DOWNTO 0); BEGIN AA=0A4; BB=0B4; SINT = AA + BB + CIN4; S4 = SINT(3 DOWNTO 0); COUT4 = SINT(4); END behav; ? ? 图2-9ADDER4B仿真波形图 ? 对以上ADDER8B进行仿真。设置时钟频率为/2.0us。每10us对a,b输入口进行+2操作。所得结果见图2-9。由图可知延时大约为20us。 ? 2)应用ADDER4B设计8位二进制数加法器ADDER8BVHDL描述 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY ADDER8B IS PORT ( CIN : IN STD_LOGIC; A : IN STD_LOGIC_VECTOR(7 DOWNTO 0); B : IN STD_LOGIC_VECTOR(7 DOWNTO 0); S : OUT STD_LOGIC_VECTOR(7 DOWNTO 0); COUT : OUT STD_LOGIC ); END ADDER8B; ARCHITECTURE struc OF ADDER8B IS COMPONENT ADDER4B PORT ( CIN4 : IN STD_LOGIC; A4 : IN STD_LOGIC_VECTOR(3 DOWNTO 0); B4 : IN STD_LOGIC

文档评论(0)

181****8523 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档