- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术和VHDL程序设计基础教程习题答案
第1章 EDA习题答案
1.8.1填空
1.EDA英文全称是Electronic Design Automation
2.EDA技术经历了计算机辅助设计CAD阶段、计算机辅助工程设计CAE阶段、现代电子系统设计自动化EDA阶段三个发展阶段
3. EDA技术应用可概括为PCB设计、ASIC设计、CPLD/FPGA设计三个方向
4.现在比较流行主流厂家EDA软件有Quartus II、ISE、ModelSim、ispLEVER
5.常见设计输入方法有原理图输入、文本输入、状态机输入
6.常见硬件描述语言有 VHDL、Verilog
7.逻辑综合后生成网表文件为 EDIF
8.布局布线关键完成 将综合器生成网表文件转换成所需下载文件
9.时序仿真较功效仿真多考虑了器件物理模型参数
10.常见第三方EDA工具软件有Synplify/Synplify Pro、Leonardo Spectrum
1.8.2选择
1.EDA技术发展历程正确描述为(A)
A CAD-CAE-EDA
B EDA-CAD-CAE
C EDA-CAE-CAD
D CAE-CAD-EDA
2.Altera第四代EDA集成开发环境为(C)
A Modelsim
B MUX+Plus II
C Quartus II
D ISE
3.下列EDA工具中,支持状态图输入方法是(B)
A Quartus II
B ISE
C ispDesignEXPERT
D Syplify Pro
4.下列多个仿真中考虑了物理模型参数仿真是(A)
A 时序仿真
B 功效仿真
C 行为仿真
D 逻辑仿真
5.下列描述EDA工程设计步骤正确是(C)
A输入-综合-布线-下载-仿真
B布线-仿真-下载-输入-综合
C输入-综合-布线-仿真-下载
D输入-仿真-综合-布线-下载
6.下列编程语言中不属于硬件描述语言是(D)
A VHDL
B Verilog
C ABEL
D PHP
1.8.3问答
1.结合本章学习知识,简述什么是EDA技术?谈谈自己对EDA技术认识?
答:EDA(Electronic Design Automation)工程是现代电子信息工程领域中一门发展快速新技术。
2.简明介绍EDA技术发展历程?
答:现代EDA技术是20世纪90年代初从计算机辅助设计、辅助制造和辅助测试等工程概念发展而来。它成熟关键经历了计算机辅助设计(CAD,Computer Aided Design)、计算机辅助工程设计(CAED,Computer Aided Engineering Design)和电子设计自动化(EDA,Electronic System Design Automation)三个阶段。
3.什么是SOC?什么是SOPC?
答:SOC ( System on Chip,片上系统)
SOPC(System on a Programmable Chip,片上可编程系统)
4.对目标器件为CPLD/FPGAVHDL设计,关键有多个步骤?每步作用和结果分别是什么?
答:一个完整EDA工程通常要包含到系统建模、逻辑综合、故障测试、功效仿真、时序分析、形式验证等内容。而对于设计工程师而言,系统建模中器件模型有生产厂商给出,工程师只需要完成系统设计、逻辑综合、布局布线、仿真验证和下载测试多个步骤。
5.简述ASIC设计和CPLD/FPGA设计区分?
答:专用集成电路( \o ASIC ASIC)采取硬接线固定模式,而现场可编程门阵列 ( \o FPGA FPGA)则采取可配置芯片方法,二者差异迥异。可编程器件是现在新生力量,混合技术也将在未来发挥作用。
6.叙述行为仿真、功效仿真和时序仿真区分?
答:行为仿真只考虑逻辑功效。功效仿真仅仅完成了对VHDL所描述电路逻辑功效进行测试模拟,以观察其实现功效是否满足设计需求,所以仿真过程并不包含任何具体器件硬件特征。时序仿真则是比较靠近真实器件运行仿真,在仿真过程中已经对器件物理模型参数做了合适考虑,所以仿真精度要高得多。
7.具体描述EDA设计整个步骤?
答:
系统规格制订(Define Specification)
设计描述(Design Description)
功效验证(Function Verification)
逻辑电路合成(Logic synthesis)
逻辑门层次电路功效验证(Gate-Level Netlist Verification)
配置和绕线(Place and Routing)
绕线后电路功效验证(Post Layout Verification)
8.为何要进行硬件电路后仿真验证和测试?
答:后仿真考虑了实际器件模型参数,能够愈加好模拟实际电路工作状态
文档评论(0)