Spartan-3E开发板用户说明.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
附录: Spartan-3E 开发板用户说明 图 1 Spartan-3E 多用途 EDA 实验开发平台(以下简称 S3E 实验平台),如图 1 所示,核心器 件为 XILINX 公司的 SpartanTM- 3E 器件 XC3S500E ,逻辑容量为 50 万门。 SpartanTM- 3E 借助 于低成本的 CPL , 90nm 工艺,满足了对大批量、 I/O 为核心的可编程逻辑解决方案的行业 需求,是业界成本最低、性能最好的 FPGA 之一。 S3E 实验平台在 FPGA 周围提供了丰富的资源,包括串口、 PS/2 接口、 VGA 接口、以 太网接口、 LED 、LCD 液晶显示、拨码旋钮开关和按钮、 EPROM 、 A/D 、D/A 转换、电源、 时钟等。 S3E 的用户可以在  PC  机上通过  USB JTAG 电缆对  FPGA  进行配置,也可以通过  SPI FLASH 和 NOR FLASH 来配置。 1、 S3E 实验平台性能与特点 XILINX XC3S500E Spartan-3E FPGA :提供了最多 232 个 I/O 引脚和 10000 个逻辑单元。 ●  XILINX 4Mbit Flash  配置  PROM 。 ●  XILINX XC2C64A CoolRunner  系列  CPLD :提供用户使用或辅助  FPGA  配置。 64MByte 、 16 位数据宽度、 100MHz 的 DDR SDRAM 接口。 ● 16MByte 并行 INTEL 公司的 NOR FLASH :可存储 FPGA 配置信息或 MicroBlaze 指令 序列。 16Mbits ST 半导体的 SPI 串行 FLASH :可存储 FPGA 配置信息或 MicroBlaze 指令序列。 ● 2 行,每行可显示 16 个字符的 LCD :用来显示  FPGA  输出信息。 ● PS/2 接口:用来外联键盘或鼠标,扩展输入设备 ● VGA 接口:可显示 64 种颜色。 ● 10/100M 以太网接口:提供了以太网物理层接口,便于 MAC 层 IP 的验证。 ● 两个标准 RS232 接口:可方便连接 PC 和其他工业设备进行数据传输。 USB 的下载接口配置接口。 板载 50MHz 晶体振荡器。 4 输出基于 SPI 接口的数模转换器。 2 输入基于 SPI 接口、带可编程增益放大的模数转换器。 ChipScope 在线调试接口:可提供在线调试信号功能。 4 个拨码开关、 1 个旋钮、 4 个按键:可作为通用逻辑输入。 8 盏 LED :可用来显示 FPGA 的输出信息。 提供 8 脚 DIP 封装的辅助时钟输入 提供了标准外扩接口,供用户灵活添加使用。 2、 可编程逻辑模块 XC3S500E FPGA Spartan? -3E FPGA 是数字视频、工业、医疗、通信与数字消费类电子应用中的大容 量、以门电路为核心的可编程逻辑设计的理想选择。这些 90nm 工艺器件实现了业界最低 的单位逻 辑成本 满足 了对大 批量、 I/O 为 核心的 可编程 逻辑解 决方 案的 行业需求 。 Spartan? -3E FPGA 提供: ● 具有在不同密度器件间移植特性的 66 到 376 个 I/O ● 高达 684K 的 block RAM 和高达 231K 的分布式 RAM ● 多达 36 个用于高性能 DSP 应用的嵌入式 18x18 乘法器 ● 多达 8 个数字时钟管理器,去除了分立 DLL/PLL 与移位寄存器 ● 支持具有最低成本的配置解决方案,包括 Xilinx Platform Flash 和商用串行( SPI)与并 行 flash 存储器 ● 支持 18 个通用单端和差分 I/O 标准, ● 包括 PCI 64/66 、PCI-X ?、 mini-L VDS 和 RSDS ● 易于实现的 DDR 存储器接口 ● PCI 64/66 兼容与 PCI-X 兼容性 XC3S500E 将大量的可编程逻辑、知识产权( IP)核、高级时钟电路和嵌入式存储器与 多种快速互连结构整合在一起。其具有 50 万门规模, 10000 个可配置的逻辑单元, 232 个 I/O 引脚, 4 个 DCM 数字时钟管理模块, 360 个 Block RAM , 73Kb 的分布式 RAM 。 3、 按键、开关、旋钮 S3E 实验平台提供了 4 个按键、 4 个拨码开关和 1 个旋钮,它们分别连接到了 FPGA 的 I/O 口上。 (1)按键 按键位于开发板的左下脚,标识名为 BTN_

文档评论(0)

150****2233 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档