最新数字电子技术基础试卷一.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术基础试题(一) 姓名: 班级: 考号: 成绩: 满分100分;考试时间:90分钟;考试方式:闭 一、 填空题:(每空1分,共10分) 1. (30.25) 10= ( 11110) 2 = ( 1e.40 ) 16。 .逻辑函数 L = - - + A+ B+ C +D = 1_。 .三态门输出的三种状态分别为:高电平低电平,高阻态。 .主从型JK触发器的特性方程、八=JQx+KQx上面横线。 .用4个触发器可以存储4位二进制数。 .存储容量为4KX8位的RAM存储器,其地址线为亿条、数据线为8条。 二、 选择题:(选择一个正确的答案填入括号内,每题 3分,共30 分) 设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下 输出电压波形恒为0的是:(C )图。 CP_f3tQ CP-^1P-Q 占耳~可丁2 A B C D 下列几种TTL电路中,输出端可实现线与功能的电路是(D ) A、或非门 B、与非门 C、异或门 D、0C1 对CMO与非门电路,其多余输入端正确的处理方法是(D ) A、通过大电阻接地(1.5KQ) B 、悬空 C、通过小电阻接地(v1KQ) D 、通过电 亡丄阻接VCC 亡丄 图2所示电路为由555定时器构成的(A ) A、施密特触发器B、多谐振荡器 C、单稳态触发器D、T触发器 请判断以下哪个电路不是时序逻辑电路(C )。图2 A、计数器B、寄存器 C、译码器D、触发器 以下表达式中符合逻辑运算法则的是( B )。 A、C- C=6 B、1 + 1=10 C 01 D、A+1=1 A+BC=( C )。 C、( A+B)( A+C)D C、( A+B)( A+C) D、B+C 在(A )输入情况下,“与非”运算的结果是逻辑 0。 A、全部输入是0 B、任一输入是0 C、仅一输入是0 D、全部输入是1 9、已知逻辑函数「也十出「丄」与其相等的函数为(D ) A、 朋 B、屈+址 C 、肿+氐 D 、 /S + C 10、一个数据选择器的地址输入端有 3个时,最多可以有(C )个数据信号 输出。 A 4 B、6 C、8 D 、16 四、逻辑函数化简(每题5分,共10分) 1、用公式化简法将下式化为最简的与或式 Y= A +占十血十?丑 因为 AB= ( A+B) 又因为(AB)=A+B 所以 Y=A+( BCD)+(AD+B) =A(D+1)+B(CD+1) =A+B 2、用卡诺图法将下式化为最简的或与式 Y= - - + 儿-C 二 +A 丄D,约束条件:A - C L: + A L CD+AB=0 =ABD+ABCD+BCD+(AB)C(B+D) =ABD+ABCD+BCD+(A+B)(BC+CD) =ABD+ABCD+BCD+(ACD+BC+ABC+BCD) =ABD+ABCD+BCD+ACD+BC =(m9+m11)+m1+(m3+m11)+(m1+m3)+(m4+m5+m12+m13) =Dm(1,3,4,5,9,11,12,13) =BC+BD 五、写出如图4所示电路的真值表及最简逻辑表达式并分析电路具有什么功能 (12 分) —JL 图4 六、用如图5所示的8选1数据选择器CT74LS151实现下列函数。(10 分) Y (A,B,C,D ) =2 m(1,5,6,7,9,11,12,13,14) A2 MUX Al CT74LS151 AD EN DO DI D2 D3 D4 D5 D6 D7 10的计数LD端为同七、用4位二进制计数集成芯片CT74LS161采用两种方法实现模值为 器,要求画出接线图和全状态转换图。(CT74LS16伽图6所示,其 步置数端,CR 10的计数 LD端为同 CTFTOIV16 00 EP CT74LS161 史 Da 6 D广 图6 八、电路如图7所示,试写出电路的驱动方程,状态转移方程,求出 Z 3的输出逻辑表达式,并画出在 CP脉冲作用下,Q 0、Q 1、Z 1 3的输出波形。 (设Q 0、Q 1的初态为0。) ( 16分)

文档评论(0)

yuxiufeng + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档