multisim数字时钟设计实习报告.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
个人收集整理 勿做商业用途 封 面 个人收集整理 勿做商业用途 作者:Pan Hongliang 仅供个人学习 Multisim实习报告 数字时钟设计 个人收集整理 勿做商业用途 学 院 专业班级 姓 名 学 号 年 月 一、实验目的: 1、学习一个EDA 电子辅助设计软件-MultiSim 2、学习MultiSim 的基本操作 3、熟悉MultiSim元器件库,如果是库中没有的元器件如何进行模型的添加 4、功能设计模块化 二、实验内容: 利用MultiSim设计出一个数字式电子表电路: 功能划分: – 时间功能:显示、调整 – 日期和星期功能:显示、调整 – 跑表功能:起动、停止、复位 要求: – 各模块要能单独调试,各自保存一个文件 – 在总图中各功能模块用子电路进行封装 – 功能按钮要复用,最多3个操作按钮 三、实验设备: 1、PC机一台 2、MultiSim开发软件 四、总体设计思路: 数字式电子表电路总体可看成由年、月、日、星期、时、分、秒七大模块组成, 个人收集整理 勿做商业用途 每个子模块分别有显示部分和计数进位两大部分,可先分别设计这七大模块,之 后再进行电路拼接、封装,并总体实现清零、停止、启动、调整功能. 其中我主要用到的元器件有 74LS160 同步十进制计数器芯片,主要用来实现 计数及进位的功能,以及LED 数码管,主要用来实现显示功能.总体的清零、启 动功能则通过高、低电平选择性接到CLR 端来进行实现.停止功能由高、低电平 选择性接到ENP 使能端来进行实现.在实现调整功能上,我使用了一个74LS153 数据选择器,通过选择年、月、日来进行单步调节. 五、各功能模块的设计: 1、子模块秒的设计: 秒模块可从0—59 计数,即一个60 进制带显示功能的计数器,所以在设计 此模块时我使用了两个74LS160 十进制计数器及两个LED 显示元器件. 其中74LS160 中的QA,QB,QC,QD 端口分别接到LED 元器件的 1,2,3,4 端 口中,用来实现计数器的显示功能,将一个方波脉冲接到低位74LS160 计数 器的CLK 端,当方波周期为1S 时,可实现秒表的计时功能.低位的计数器的 进位端RCO 接到高位计数器的CLK 端,表示当进行进位时,高位计数器计 数,又注意到CLK 端为低电平触发,所以在电路中加了个非门, RCO 进 位端的高电平转换为低电平,这样就将两个计数器连接起来了. 因为74LS160 本身即为同步十进制计数器,所以低位的计数器模块我们可 以不用管置数端LOAD 及清零端CLR,到9 后会自动进位,并重新从0 开始 计数,直接将他们接入高电平VCC 即可,但是高位的74LS160 是0-5 的六进 制计数器,我们需要 对 CLR 端进行设计和使用 .我采用了一个与非门 (NAND2 ),接到QB,QC 端,再接入CLR 端,表示当计数器输出为0110 时 (即6 时),CLR 端为低电平,计数器清零. 这样一个从0—59 的六十进制,带显示功能的计数器就设计好了,下图电 路即为未封装

文档评论(0)

laoliuge + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档