- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
湖南文理学院物电学院
光电技术装配实践报告
实习内容:
单片机电子钟的组装
专业班级:
光电14101班
学生姓名:
李梓墅
指导教师:
彭光含
时
2017/05/30-2017/06/12
1、电子组装产品的工作原理;
利用单片机定时器完成计时功能,定时器0计时中断程序每隔0.01s中断一次并当作一个计
数,设定定时1秒的中断计数初值为100,每中断一次中断计数初值减
当减到o时,则表示1S到了,秒变量加1,同理再判断是否1 min钟到了,再
判断是否1 h到了。 为了将时间在LED数码管上显示,可采用静态显示法和动态
显示法,由于静态显示法需要译码器,数据锁存器等较多硬件,可采用动态显示法实现LED 显示,通过对每位数码管的依次扫描,使对应数码管亮,同时向该数码管送对应的字码,使其 显示数字。由于数码管扫描周期很短,由于人眼的视觉
暂留效应,使数码管看起来总是亮的,从而实现了各种显示。
2、 原理图绘制和PCB图纸设计;
3、电路中的电子元件认识和常识;
AT89C52 AT89C52是一个低电压,高性能CMOS啦单片机,片内含8k bytes的可反复擦 写的Flash只读程序存储器和256 bytes的随机存取数据存储器(RAM,器件采用ATME公 司的高密度、非易失性存储技术生产,兼容标准MC51旨令系统,片内置通用8位中央处 理器和Flash存储单元,AT89C52有40个引脚,32个 外部双向输入/输出(I/O)端口,同 时内含2个外中断口,3个16位可编程定时计 数器,2个全双工串行通信口,2个读写口线, AT89C52可以按照常规方法进行编程,也可以在线编程。AT89C52为8位通用微处理器, 采用工业标
准的C51内核,在内部功能及管脚排布上与通用的8xc52相同,其主要用于会聚调整时的功 能控制。功能包括对会聚主IC内部寄存器、数据RAM及外部接口等功能部件的初始化,会 聚调整控制,会聚测试图控制,红外遥控信号 IR的接收解码
及与主板CPU通信等o主要管脚有:XTAL1 (19脚)和XTAL2 ( 18脚)为振荡器输入输 出端口,外接12MHz晶振。RST/Vpd (9脚)为复位输入端口,外接电阻电容组成的复位电 路。VCC (40脚)和VSS (20脚)为供电端口,分别接+5V电源 的正负端。P0~P3为可编 程通用I/O脚,其功能用途由软件定义。
P0 口
P0 口是一组8位漏极开路型双向I/O 口,也即地址/数据总线复用口。作为输出口用时,每位 能吸收电流的
方式驱动8个TTL逻辑门电路,对端口 P0写“1”时,可作为高阻抗输入端用。在访问外部 数据存储器或程序存储器时,这组口线分时转换地址(低8位)和数据总线复用,在访问期 间激活内部上拉电阻。
在Flash编程时,P0 口接收指令字节,而在程序校验时,输出指令字节,校验时,要求外接上 拉电阻。
P1 口
P1是一个带内部上拉电阻的8位双向I/O 口,P1的输出缓冲级可驱动(吸收或输出电流)4
个TTL逻辑
门电路。对端口写,通过内部的上拉电阻把端口拉到高电平,此时可作输入
口。作输入口使用时,因为内部存在上拉
电阻,某个弓I脚被外部信号拉低时会输出一个电流 (HL) o
与AT89C51不同之处是,P1.0和P1.1还可分别作为定时/计数器2的外部计数
输入(P1.0/T2 )和输入(P1.1/T2EX),
参见表1 0
Flash编程和程序校验期间,P1接收低8位地址。
引脚功能特性
P1.0
T2,时钟输出
P1.1
T2EX (定时/计数器2)
P2 口
P2是一个带有内部上拉电阻的8位双向I/O 口,P2的输出缓冲级可驱动(吸收 或输出电流)
4个TTL逻辑
门电路。对端口 P2写“ 1”,通过内部的上拉电阻把端口拉到高电平,此时可作输 入口,作
输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流
(IIL)。
在访问外部程序存储器或16位地数据存储器(例如执行MOVX@DPTR令)时,
P2 口送出高8位地址数据o在访问8位地址的外部数据存储器(如执行MOVX@RI指令)
时,P2 口输出P2锁存器的内容。
Flash编程或校验时,P2亦接收高位地址和一些控制信号。
P3 口
P3 口是一组带有内部上拉电阻的8位双向I/O 口。P3 口输出缓冲级可驱动(吸收或输出电
流)4个TTL逻
辑门电路。对P3 口写入“1”时,它们被内部上拉电阻拉高并可作为输入端口 o此时,被外
部拉低的P3 口将用上拉电阻输出电流(IIL ) o
P3 口除了作为一般的I/O □线外,更重要的用途是它的第二功能
P3 口还接收一些用于Flash闪速存储器编程和程序校验的控制信号。
RST
复位输入o当振荡器工作时,RST引脚出现两个机
文档评论(0)