- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
???????????????????????精品 料推荐???????????????????
开关 源 PCB_LAYOUT原
1.0 目的:
范 PCB的 思路,保 和提高
PCB的 量。
2.0 适用范 :
适用于 PCB Layout.
3.0 具体内容:
(1)
A: Layout 部分??????????????????????
2-19
(2)
B:工 理部分?????????????????????
20-23
(3)
C: 部分???????????????????????
24-25
(4)
D:安 作 部分?????????????????????
26-32
1
???????????????????????精品 料推荐???????????????????
A: Layout 部分
一、长线路抗干扰
如:图二
图一 图二
在图二中, PCB布局时,驱动电阻 R3 应靠近 Q1( MOS 管),电流取样电阻 R4 应靠近 U1 的第 3Pin,即上图一所说的 R、 D 应尽量缩短高阻抗线路。又因运算放大器输入端阻抗很
高,易受干扰。输出端阻抗较低,不易受干扰。一条长线相当于一根接收天线,容易引入外界干扰。
又如图三:
2
???????????????????????精品 料推荐???????????????????
3
???????????????????????精品 料推荐???????????????????
在图三的 A 中排版时, R1、 R2 要靠近三极管 Q1 放置,因 Q1 的输入阻抗很高,基极线路过长,易受干扰,则 R1、 R2 不能远离 Q1。
在图三的 B 中排版时, C2 要靠近 D1,因为 Q3 三极管输入阻抗很高,如 Q2 至 D1 的线路太长,易受干扰,则 C2 应移至 D1 附近。
二、小信号走线尽
量 远 离 大 电 流 走
线,忌平行。
三、小信号处理电路布线尽量集中,减少布板面积提高抗干扰能力。
四、一个电流回路走线
尽可能减少包围面积。
如:电流取样信号线和来自光耦的信号线
五、光电耦合器件,易受干扰,应远离强电场、强磁场器件,如大电流走线、变压器、高电位脉动器件等。
六、多个 IC 等供电, Vcc、地线注意。
并联单点接地,互不干扰。串联多点接地,相互干扰。
4
???????????????????????精品 料推荐???????????????????
5
???????????????????????精品 料推荐???????????????????
七、弱信号走线,不要在棒形电感、电流环等器件
下走线。
如以前 SU450,电流取样线在批量生产时发生磁芯与线路铜箔相碰,造成故障。
A:噪声要求
1、尽量缩小由高频脉
冲电流所包围的面积,
如下(图一、图二)
图一
一 般 布 板 方
式:
散热器
图二
6
???????????????????????精品 料推荐???????????????????
2、滤波电容尽量贴近开关管或整流二极管如上图二, C1 尽量靠近 Q1, C3 靠近 D1 等
3、脉冲电流流过的区域远离输入、输出端子,使噪声源和输入、输出口分离,如 A105。
图三
图三: MOS 管、变压器离入口太近, EMI 传导通不过。
图四
图四: MOS 管、变压器远离入口, EMI 传导能通过。
4、控制回路与功率
回路分开,采用单
点接地方式,如图五。
7
???????????????????????精品 料推荐???????????????????
图五
1、3842、3843、2843 、
2842IC 周
围的元件接地接至 IC 的地脚
(第 5 脚);再从第 5
脚引出至大
电容地线。
2、光耦第 3 脚地接到
IC 的第 2 脚,第 2 脚接至
IC 的 5 脚上。
图六
5、必要时可以将输出滤波电感安置在地回路上。
6、用多只 ESR低的电容并联滤波。
7、用铜箔进行低感、低阻配线,相邻之间不应有过长的平行线,走线尽量避免平行、交叉
用垂直方式,线宽不要突变,走线不要突然拐角(即:≤直角) 。
B、抗干扰要求
1、尽可能缩短高频元器件之间连线,设法减少它们的分布参数和相互间电磁干扰,易受干扰的元器件不能和强干扰器件相互挨得太近,输入输出元件尽量远离。
2、某些元器件或导线之间可能有较高电位差,应加大它们之间的距离,以免放电引出意外短路。
8
???????????????????????精品 料推荐???????????????????
C、布局要求
1、除温度开关、 敏 阻?外, 温度敏感的关 元器件(如 IC) 离 元件,
大的器件 与 容等影响整机寿命的器件有一定的距离。
您可能关注的文档
最近下载
- 机械制图习题集(第7版)钱可强课后习题答案.pdf
- 学堂在线网课《生活英语读写》课后作业单元考核答案.docx VIP
- CCES 02-2004 自密实混凝土设计与施工指南.pdf VIP
- 儿童闭塞性细支气管炎的诊断和治疗专家共识2023.pptx
- 学堂在线 中国共产党与中华民族伟大复兴 期末考试答案.docx VIP
- 2020年第三单元 百年追梦 复兴中华.ppt VIP
- 小学法制安全教育课件.ppt VIP
- 《芣苢》《插秧歌》课件.pptx VIP
- 《C语言程序设计教程》PPT完整全套教学课件.pptx VIP
- 初中地理八上3中国的自然资源优质课金奖课件市公开课一等奖课件名师大赛获奖课件.pptx VIP
文档评论(0)