数字电子技术:5 触发器-1.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五章 触发器 5.1 概述 5.2 SR锁存器 5.3 电平触发的触发器 5.4 脉冲触发的触发器 5.5 边沿触发的触发器 第五章 触发器 5.6 触发器的逻辑功能及其描述方法 JK触发器、T触发器、D触发器、 SR触发器 1、学会用特性表(功能表)、特性方程式、和状态翻转图来描述上述触发器的逻辑功能; 2、理解电平触发、脉冲触发和边缘触发的不同动作特点,能够根据触发器类型画出输入输出波形图; 3、了解触发器的内部电路结构; 本章重点 5.1 概述 定义:能够存储1位二值信号的基本单元电路统称为触发器(flip-flop); 用途:是构成时序逻辑电路的基本单元电路;   触发器有两个基本特性: (1)有两个能自行保持的稳定状态,可分别表示二进制数码0和1,无外触发时可维持稳态; (2)外触发下,根据不同的输入信号,可置为1或0状态; 1. 触发器及其基本特性 2. 触发方式   电平触发、脉冲触发和边沿触发。 按照电路结构形式的不同分为:基本SR触发器、主从触发器、维持阻塞触发器、CMOS边沿触发器等; 按照触发器逻辑功能的不同分为:SR触发器、JK触发器、T触发器、D触发器等; 按照存储数据的原理不同分为:静态触发器和动态触发器。 3. 触发器分类 5.1 概述 一、电路结构与工作原理 5.2 SR锁存器   SR锁存器(Set-Reset Latch)是后面将要介绍的各种触发器电路的基本构成部分。   由于不需要触发信号的触发,所以没有归入触发器,但有的课本也将其称为RS触发器。 此时即使输入端A消失了(=0),也不影响Vo1和Vo2的输出。A的信息被记忆下来了。 5.2 SR锁存器   G1和G2在电路中的作用完全相同,所以习惯上把电路画成(b)所示的对称形式。做以下定义: Q=1,Q’=0,锁存器的1状态,SD称为置位端或置1输入端; Q=0,Q’=1,锁存器的0状态,RD称为复位端或置0输入端; 5.2 SR锁存器 Q R S Q Qn Qn 0 1 1 0 0* 0* 0 0 0 1 1 0 1 1 Qn+1 Qn+1 S R (2) 功能表 (1) 逻辑图 Reset Set 次态 初态 亚稳态 1. 由或非门构成的基本RS锁存器 (3) 逻辑符号 触发器的不定状态有两种含义: 一、Q =Q =0时,   触发器既不是0状态,也不是1状态; 二、R、S 同时从1回到0时,   触发器的新状态不能预先确定。 5.2 SR锁存器 5.2 SR锁存器 2. 锁存器和触发器的区别   锁存器虽然也能够存储一位二值信号,但其置1或复位(置0)是由输入S或R直接完成的,不需要外部触发信号的触发。 S R Q Q 3. 时序图 Q R S Q 5.2 SR锁存器 4. SR锁存器的特性方程 * 1 1 RQ S 00 01 11 10 0 1 1 * Q*受到初态的影响,因此直值表中,将初态也作为一个输入变量

文档评论(0)

学习让人进步 + 关注
实名认证
文档贡献者

活到老,学到老!知识无价!

1亿VIP精品文档

相关文档