数字电子技术实验报告3.docx

实验3集成触发器 实验目的 熟悉常用触发器的基本结构及其逻辑功能 能用触发器设计基本的时序逻辑电路。 二 实验所用仪器、设备 万用表 一块 直流稳压电源 一台 函数信号发生器一台 双踪示波器 一台 数字电路实验板一块 三实验说明 触发器是组成时序逻辑电路的最基本逻辑单元,在数字系统和计算机中有着 广泛的应用,集成触发器不仅作为独立的集成元件被大量使用, 而且还是组成计 数器、移位寄存器或其它时序电路的基本单元电路。 触发器按结构分主要有钟控式、维持阻塞式、主从式和边沿触发式四种,按 功能可分为RS触发器、D触发器、JK触发器、T和触发器等,按触发方式分有 边沿触发和电平触发两种。 D触发器 D触发器的逻辑符号如图所示,触发器的次态决定于CP脉冲上升沿到来 之前D的状态,即Qn 1D CP4 CP 4 Q 0— Q JK触发器 JK触发器的逻辑符号如图5-10所示。它的基本结构形式有主从式和边 沿触发两种,且多为边沿触发,一般情况下是在 CP脉冲的下降沿触发翻转 的。触发器次态取决于下列方程:Qn 1二JQn ? KQn JCPR J CP Sd o 四实验内容 1.用双D触发器74LS74实现二分频电路 il2XI07JLLS74D11ZD S3T4LS74DDC0 HEX辛■人a il 2 XI 0 7JLLS74D 11 ZD S3 T4LS74D DC0 HEX 辛■

文档评论(0)

1亿VIP精品文档

相关文档