等精度频率测量技术.docxVIP

  • 24
  • 0
  • 约8.77千字
  • 约 18页
  • 2021-03-06 发布于天津
  • 举报
数字系统设计实践 设计报告 实验名称 等精度频率测量技术 班 级 通信112 学生姓名 周焕强 学 号 116040268 指导教师 应祥岳 完成日期 2013-05-08 摘要 频率计的主要功能是准确测量出待测频率的频率、周期、脉宽及占空比。 在电子技术中, 频率是最基本的参数之一, 并且与许多电参量的测量方案、 测量 结果都有十分密切的关系, 因此频率的测量就显得更为重要。 频率测量一般有三 种方式:一是直接测频法, 即在一定闸门时间内测量被测信号的脉冲个数, 该方 案将随被测信号频率的下降而下降; 二是周期测频法, 即是通过测量被测信号一 个周期时间计时信号的脉冲个数, 然后换算得出被测信号的频率, 但该方法在被 测信号的周期较短时, 其精度大大下降; 方法三是等精度测频, 可以将误差降到 很低。本实验将应用等精度测频技术,利用 FPGA技术设计一个测频计,将测得 频率用十进制显示在数码管上。 关键词: 频率、周期、十进制显示、等精度 目录 TOC \o 1-5 \h \z \o Current Document 一、设计任务 1 \o Current Document 二、设计要求 1 \o Current Document 三、系统方案 1 \o Current Document 分频器模块 1 \o Current Document 同步电路模块 1 \o Current Document 门控闸门计数模块 1 \o Current Document 运算模块 1 \o Current Document 进制转化模块 1 \o Current Document 输出控制模块 2 \o Current Document 四、系统理论分析与计算 2 \o Current Document 理论分析 . 2 \o Current Document 理论计算 . 3 \o Current Document 五、电路与程序设计 3 \o Current Document 电路的设计 3 频率计顶层图形设计 3 系统电路原理图 4 \o Current Document 程序的设计 5 分频器模块的 vhdl 设计 6 \o Current Document 同步电路模块的 vhdl 设计 7 \o Current Document 进制转化模块的设计 7 \o Current Document 524输出控制模块的VHDL设计 9 六、测试方案与测试结果 10 \o Current Document 测试方案 10 软件测试 10 硬件测试 10 \o Current Document 测试结果与分析 11 6.2.1. 测试结果 11 6.2.2. 测试分析与结论 12 一、 设计任务 设计一个简易等精度频率计。 二、 设计要求 A、 测量范围 信号:方波 幅度: TTL 电平; 频率:1Hz?1MHz B、 测试误差w 0.1% (全量程) C、 闸门时间:?1s,响应时间:?2s 乘除运算: FPGA 计算:时钟频率 显示:十进制(七个数码管显示,小数部分和整数部分按键切换) 三、系统方案 分频器模块 由系统时钟 CLK1 作为时钟脉冲,仿照单片机的延时电路和计数器, Tc=1/10000s, 跳 10K 下控制输出翻转一下,从而产生脉宽为 1s 的门控信号。 同步电路模块 利用一个 D 触发器产生同步的闸门脉冲信号 3.3 门控闸门计数模块 利用计数器分别求出在1s的门控信号内被测信号fx与系统时钟fc所经过的个数 Nx和Nc,等将数据存入寄存器后,再送到运算模块里。 运算模块 Fx=Nx*fc/Nc,先将Nc*10K,然后放大1000倍,将小数部分升为整数部分,保 证计算的精度。 进制转化模块 用 10 个除法器对输出频率进行转码, f 经过一个除法器之后,余数作为 10 进制数 M 的第一位,商输入第二个除法器,依次类推,总共用到 10个除法器。 3.6输出控制模块 通过一个使能端,控制输出整数还是小数,显示在数码管上 四、系统理论分析与计算 4.1理论分析 1.工作原理:采用频率准确的高频信号作为标准频率信号,保证测量的闸 门时间为被测时间的整数倍,并在闸门时间内同时对标准信号脉冲和被测信号脉 冲进行计数,实现整个频率测量范围内的测量精度相等,当标准信号频率很高, 闸门时间也足够长时,就可实现高精度的频率测量。简单来说,即为:测量一定 闸门时间内标准信号与被测信号的脉冲个数,分别记为 Nc和Nx,则被测信号

文档评论(0)

1亿VIP精品文档

相关文档