- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
举例9-9-9-27, —般1600的条子spd出厂就这么设置的
前面 2 个 9 对性能很重要,第 2 个 9 又比第 1 个 9 重要,比如说
我要超1866或者2133,设置成9-10-X-X基本没有问题,但是
设置成10-9-X-X就开不了机了,很多条子都这样子的,比如说
现在很火的 3 星金条。
第 3 位9 基本上是打酱油的了,设置成 9,10,11 都对性能木有太大影响。
第 4 位数字基本就无视好了,设置 21-36对测试都没变化,原来稳定的 还是稳定,原来开不了机的还是开不了。
以前的 ddr2 时代对内存的小参数很有影响,现在 ddr3 了,频率才是王道 哦。
2133的-11-11-11-30都要比 1866的-9-9-9-27测试跑分的多。当然平时用 是感觉不出来的。
最后我再鄙视下金士顿的XX神条马甲套装,当年不懂事大价钱买的,就是
YY用的,
1.65V上个1866都吃力,还要参数放的烂。
对性能影响最大的是 CL
第一个 9 对性能影响最大。 l 第二个 9 对超频稳定性影响最大
最普通的ddr3 1333内存都可以1.5V运行在7-8-6-1666 CR1 77
Z 博士:
一般来说,体现内存延迟的就是我们通常说的时序,如 DDR2-800内存的标
准时序:5-5-5-18,但DDR3-800内存的标准时序则达到了 6-6-6-
15、DDR3-1066为 7-7-7-
20、而 DDR3-1333更是达到了 9-9-9-25!
土老冒:
俺想知道博士所说的 5-5-5-
18、 6-6-6-15等数字每一个都代表什么。
Z 博士:
这 4 个数字的含义依次为:
CAS Latency(简称CL值)内存CAS延迟时间,这也是内存最重要的参数之 —,—般来说内存厂商都会将 CL值印在产品标签上。
第二个数字是RAS- to — CAS Delay(tRCD,代表内存行地址传输到列地址 的延迟时间。
第三个则是 Row— precharge D e l ay( tRP) ,代表内存行地址选通脉冲预充 电时间。
第四个数字则是 Row— active Delay (tRAS),代表内存行地址选通延迟。
除了这四个以外,在 AMD K8处理器平台和部分非Intel设计的对应In tel芯 片组上,如 NVIDIA nForce 680i SL芯片组上,还支持内存的 CMD 1T/2T Timing 调节,CMD调节对内存的性能影响也很大,其重要性可以和 CL相比。
其实这些参数,你记得太清楚也没有太大用处,你就只需要了解,这几个 参数越低,从你点菜到上菜的时间就越快。
土老冒:
好吧,俺自己也听得一头雾水,只需要记得它越低越好就行了。那么俺想 问,为什么DDR3内存延迟提高了那么多,Intel和众多的内存模组厂商还要大 力推广呢?
Z 博士:
其实DDR3内存的延迟也不仅仅是这么简单。 DDR3内存的频率和带宽相比
DDR2有了成倍的提升,为了保证高频率下数据传递的精确性, DDR3内存的总
体延迟相比DDR2有所提高。这种情况在 DDR2替代DDR时也发生过。计算整 个内存的延迟需要将颗粒的运行频率计算在内
三星专家表示,要计算整个内存的延迟值,还需要把内存颗粒运行频率计
算在内。如果 DDR3-
1066、DDR3-1333及 DDR3-1600的 CL值分别为 7-7-
7、 8-8-8及 9-9-9,把内存颗粒运行频率计算在内,其延迟值应为 13.125ns ()、12.0ns及11.25ns,相比DDR2改善约25%,因此把CAS数值当成内存的 延迟值是不正确的。
由此看来,CL和延迟值是两个完全不同的概念,CL是指时钟周期,如 CL=5表示CL值为5个周期,而真正意义上的延迟值,是指延迟的绝对时间, 单位是ns,频率越高,自然一个周期所用的绝对时间也越短。很多人以为 DDR3
内存的延迟大大的增加了,但实际上 DDR3内存的绝对延迟值相比DDR2却降低 了。
土老冒:
原来是这么个情况,如此说来 DDR3的CL值增加了,但真正意义上的延迟 却降低了。
Z 博士:
而且你也不必担心,尽管JEDE(将 DDR3内存的时序设定得很保守,但实力 雄厚的内存模组厂商肯定会推出低延迟的 DDR3内存,就如同在DDR2时代,尽
管DDR2-800内存的JEDEC规定时序为5-5-5-18,但却有DDR2-800 3-3-3时序的 内存诞生,尽管它们的价格不菲。
Z 博士:
其实DDR2升级到DDR3还是采用了老套路。从 DDR到DDR2采用了 4Bit数据预取架构来实现,从 DDR2到DDR3,则是采用了 8Bit数据预取架构。 实际上DDR3-800内存的存储单元频率于 DDR2-400一样,仅有100
原创力文档


文档评论(0)