四位二进制减计数器概要.docxVIP

  • 24
  • 0
  • 约9.99千字
  • 约 20页
  • 2021-04-03 发布于天津
  • 举报
成绩评定表 学生姓名 班级学号 120306 专业 通信工程 课程设计题目 四位二进制减计 数器 评 语 组长签字: 成绩 日期 2014年7月15日 课程设计任务书 学院 信息科学与工程学院 专业 通信工程 学生姓名 班级学号 120306 课程设计题目 四位二进制减计数器(缺1001,1010) 实践教学要求与任务: 1、 了解数字系统设计方法 2、 熟悉VHDL语言及其仿真环境、下载方法 3、 熟悉Multisim环境 4、 设计实现四位二进制减计数器(缺1001,1010) 工作计划与进度安排: 第一周 熟悉Multisim环境及QuartusH环境,练习数字系统设计方法, 包括采用触发器设计和超高速硬件描述语言设计,体会自上而 下、自下而上设计方法的优缺点。 第一周 在QuartusH环境中用VHDL语言实现四位二进制减计数器(缺 1001,1010 )显示结果波形,并下载到目标芯片上,在实验箱上观 察输出结果。在Multisim环境中仿真实现四位二进制减计数器 (缺 1001,1010),并通过虚拟器验证其正确性。 指导教师: 2014年6月19日 专业负责人: 2014年6月19日 学院教学副院长: 2014年6月20日 PAGE PAGE # 摘要 Quartus II是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、 VerilogHDL 以及 AHDL (Altera Hardware Description Language 等多种设计输入 形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整 PLD 设计流程。 Multisim 是 Interactive Image Technologies (Electronics Workbench 公司推出 的以 Windows 为基础的仿真工具,适用于板级的模拟 /数字电路板的设计工作。 它包含了电路原理图的图形输入、 电路硬件描述语言输入方式, 具有丰富的仿真 分析能力。 Multisim 为用户提供了丰富的元器件,并以开放的形式管理元器件, 使得用户能够自己添加所需要的元器件。 在Quartusll8.1软件中,建立名为wq的工程,用四位二进制减法计数器的 VHDL 语言实现了四位二进制减法计数器的仿真波形图, 同时进行相关操作, 锁 定了所需管脚,将其下载到实验箱。 在Multisim软件中,通过选用四个时钟脉冲下降沿触发的 JK触发器和同步 电路,画出其时序图,卡诺图,建立相关方程,做出相关计算,完成四位二进制 减法计数器(缺 1001,1010)的驱动方程。在 Multisim 软件里画出了四位二进制 减法计数器的逻辑电路图。 分析由红绿灯的亮灭顺序及状态, 和逻辑分析仪里出 现波形图,证明四位二进制减法计数器设计成功。 关键字:VHDL语言;四位二进制减计数器; QUARTUS n; Multisim 目录 TOC \o 1-5 \h \z \o Current Document 课程设计目的 1 \o Current Document 2.设计框图 . 1 \o Current Document 3.实现过程 . 2 \o Current Document QUartuS实现过程 2 建立工程 2 VHDL源程序 4 3. 1 .3波形仿真 5 \o Current Document 3. 1 .4引脚锁定与下载 7 \o Current Document 3. 1 .5仿真结果分析 . 9 \o Current Document MULTISIM实现过程 9 \o Current Document 3.2.1 求驱动方程 9 \o Current Document 3.2.2画逻辑电路图 . 11 3.2.3逻辑分析仪的仿真 12 3.2.4 结果分析 13 总结. 14 \o Current Document 参考文献 15 PAGE PAGE # 课程设计目的 1.了解四位二进制减法计数器的工作原理和逻辑功能; 2?学会用VHDL语言对计数器进行编译和仿真; 掌握Quartusll的使用方法; 掌握Multisim的使用方法。 设计框图 状态转换图是描述时序电路的一种方法, 具有形象直观的特点,即其把所用 触发器的状态转换关系及转换条件用几何图形表示出来,十分清新,便于查看。 在本课程设计中,四位二进制同步减法计数器用四个 CP下降沿触发的JK 触发器实现,其中有相应的跳变,即跳过了 1001 1010两个状态,这在状态转换 图中可以清晰地显示出来。具体结构示意框图和状态转换图如

文档评论(0)

1亿VIP精品文档

相关文档