数电自主设计实验.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
姓名 班级 学号 姓名 班级 学号 实验日期 节次 教师签字 成绩 实验日期 节次 教师签字 成绩 实验名称:小型时钟 的设计 实验名称:小型时钟 的设计 (一)实验目的: (一)实验目的: (1)熟练使用multism 软件进行仿真。 (1)熟练使用multism 软件进行仿真。 (2)掌握 74LS161,74LS00 等芯片的性能和特点。 (2)掌握 74LS161,74LS00 等芯片的性能和特点。 (3)掌握芯片级联的方法,以及进位的转换技巧。 (3)掌握芯片级联的方法,以及进位的转换技巧。 (4)锻炼 自我的动手能力。 (4)锻炼 自我的动手能力。 (二)总体技术资料说明: (二)总体技术资料说明: (1)原理介 绍: (1)原理介 绍: 小型时钟即是一个加法计数器的设置,主要由一个 60 位秒进位器,一个 60 小型时钟即是一个加法计数器的设置,主要由一个 60 位秒进位器,一个 60 位分计时器和一个 24 位的时计时器组成,3 者完成级联功能。通过脉冲计数, 位分计时器和一个 24 位的时计时器组成,3 者完成级联功能。通过脉冲计数, 此外还要实现各位的预置数功能,以便实现调时的功能。 此外还要实现各位的预置数功能,以便实现调时的功能。 (2)芯片介 绍: (2)芯片介 绍: 74LS00 (如图一所示) 74LS00 (如图一所示) (图一) (图一) 这是一个 2 输入 4 与非门集成电路,主要就是实现与非功能,其中 A,B 是输 这是一个 2 输入 4 与非门集成电路,主要就是实现与非功能,其中 A,B 是输 入端,Y 是输出端。 入端,Y 是输出端。 74LS161(如图二所示) 74LS161(如图二所示) 1  1  (图二) (图二) 74LS161 是常用的四位二进制可预置的同步加法计数器,他可以灵活的运用在 74LS161 是常用的四位二进制可预置的同步加法计数器,他可以灵活的运用在 各种数字电路,以及单片机系统种实现分频器等很多重要的功能。 各种数字电路,以及单片机系统种实现分频器等很多重要的功能。 管脚图介绍: 管脚图介绍: 时钟 CP 和四个数据输入端 P0~P3,清零/MR,使能 CEP,CET,置数 PE,数据输出端 时钟 CP 和四个数据输入端 P0~P3,清零/MR,使能 CEP,CET,置数 PE,数据输出端       Q0~Q3 以及进位输出TC. (TC=Q0 ·Q1 ·Q2 ·Q3 ·CET)。 Q0~Q3 以及进位输出TC. (TC=Q0 ·Q1 ·Q2 ·Q3 ·CET)。 简要要说明的是,要实现

文档评论(0)

jijifujiji + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档