candence使用手册仿真分册实用手册.pdf

  1. 1、本文档共50页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
Candence 仿真手册 SI PI EMI Candence 使用手册 _ 仿真分册 前言 PCB 仿真 Cadence软件是我们公司统一使用的原理图设计、 PCB设计、高速仿真的 EDA 工具。进行 仿真工作需要有很多方面的知识,须对高速设计的理论有较全面的认识,并对具体的单板 原理有一定的了解,还需具备仿真库的相关知识等。 在这个分册中仅对仿真软件的使用进行较详细的阐述,还介绍高速设计的一些相关理论, 仿真过程是基于 Allegro SPB 15.7 的 PCB SI模块进行的。 其他知识,如仿真库的知识、约束管理器等请参阅专门的使用手册。 在此非常感谢网络南研 EDA和本部 EDA对此手册的支持。 Candence 仿真手册 SI PI EMI 第一章高速设计与 PCB仿真流程 本章介绍高速 PCB仿真设计的基础知识和重要意义, 并介绍基于 Cadence 的 Allegro SPB15.7 的 PCB仿真流程。 1.1 高速信号与高速设计 随着通信系统中逻辑及系统时钟频率的迅速提高和信号边沿不断变陡, PCB的走线和板层特性 对系统电气性能的影响也越发显著。对于低频设计 , 走线和板层的影响要求不高甚至可以完全忽略 不计。 当频率超过 50MHz时, PCB走线则必须以传输线考虑,而在评定系统性能时也必须考虑 PCB 板材的电参数影响。 当系统时钟频率达到 120MHz 及更高时,就只能使用高速电路设计方法,否则 基于传统方法设计的 PCB将无法工作。 因此,高速电路设计技术已经成为电子系统设计师必须采取 的设计手段,只有通过使用高速电路设计师的设计技术,才能实现设计过程的可控性。高速系统的 设计必须面对互连延迟引起的时序问题以及串扰、传输线效应等信号完整性问题。 通常认为如果数字逻辑电路的频率达到或者超过 45MHZ~50MHZ ,而且工作在这个频率之上的 电路占整个电子系统的一定份量(比如说1/3),就称为高速电路。 实际上,信号边沿的谐波频率比信号本身的频率高,是信号快速变化的上升沿与下降沿(或称 信号的跳变)引发了信号传输的非预期结果。因此,通常约定如果线传播延时大于 1/2数字信号驱 动端的上升时间,则认为此类信号是高速信号并产生传输线效应,见图 1-1所示。 信号的传递发生在信号状态改变的瞬间,如上升或下降时间。信号从驱动端到接收端经过一段 固定的延迟时间,如果传输延迟时间小于 1/2的上升或下降时间,那么来自接收端的反射信号将在 信号改变状态之前到达驱动端。反之,反射信号将在信号改变状态之后到达驱动端,如果反射信号 很强,叠加的波形就有可能会改变逻辑状态。 Candence 仿真手册 SI PI EMI 图 1-1 传输线效应 Candence 仿真手册 SI PI EMI 1.1.1 高速信号的确定 上面我们定义了传输线效应发生的前提条件,但是如何得知线延时是否大于 1/2驱动端的信号上升 时间呢?一般地, 信号上升时间的典型值可通过器件手册给出, 而信号的传播时间在 PCB设计中由 实际布线长度决定。图 1-2为信号上升时间和允许的布线长度 (延时 ) 的对应关系。 PCB 板上每单位英寸的延时为 0.167ns.。但是,如果过孔多,器件管脚多,网线上设置的约束 多,延时将增大。通常高速逻辑器件的信号上升时间大约为

文档评论(0)

chelunzi + 关注
实名认证
内容提供者

文档来自网络 如涉及侵权 请留言告知删除文档来自网络 下,请阅读此文档内容一旦支付, 概不退款

1亿VIP精品文档

相关文档