计算机组成原理实验报告-八位补码加减法器的设计与实现.pdfVIP

计算机组成原理实验报告-八位补码加减法器的设计与实现.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
计算机科学与技术学 计算机组成原理 实验报告书 实 验 名 称 八位补码加/减法器的设计与实现 班 级 学 号 姓 名 指 导 教 师 日 期 成 绩 实验 1 八位补码加/减法器的设计与实现 一、实验目的 1.掌握算术逻辑运算单元(ALU)的工作原理 2.熟悉简单运算器的数据传送通路 3.掌握 8 位补码加/减法运算器的设计方法 4.掌握运算器电路的仿真测试方法 二、实验任务 1.设计一个8 位补码加/减法运算器 (1)参考图 1,在 QUARTUS II 里输入原理图,设计一个 8 位补码加/减法 运算器 (2)创建波形文件,对该 8 位补码加/减法运算器进行功能仿真测试 (3)测试通过后,封装成一个芯片 2.设计8 位运算器通路电路 参考下图,利用实验任务 1 设计的 8 位补码加/减法运算器芯片建立运 算器通路 3.利用仿真波形,测试数据通路的正确性 设定各控制信号的状态,完成下列操作,要求记录各控制信号的值及时 序关系 (1)在输入数据 IN7~IN0 上输入数据后,开启输入缓冲三态门,检查总线 BUS7~BUS0 上的值与 IN0~IN7端输入的数据是否一致 (2)给 DR1 存入 55H,检查数据是否存入,请说明检查方法 (3)给 DR2 存入 AAH,检查数据是否存入,请说明检查方法 (4)完成加法运算,求55H+AAH,检查运算结果是否正确,请说明检查方法 (5)完成减法运算,分别求 55H-AAH 和 AAH-55H,检查运算结果是否正确,请 说明检查方法 (6)求 12H+34H-56H,将结果存入寄存器 R0,检查运算结果是否正确,同 时检查数据是否存入,请说明检查方法 三、实验要求 (1) 做好实验预习,掌握运算器的数据传送通路和 ALU 的功能特性 (2) 实验完毕,写出实验报告,内容如下: ① 实验目的 ② 实验电路图。 ③ 按实验任务3的要求,填写下表,以记录各控制信号的值及时序关系。 表中的序号表示各控制信号之间的时序关系。要求一个控制任务填一张表,并 可用文字对有关内容进行说明。 nsw nal 序 nR0- LD LD LD IN7~ BUS7~B -b m u-b 号 BUS R0 R1 R2 IN0 US0 s us ④仿真波形及仿真结果的分析方法、分析过程和分析结果。 ⑤实验体会与小结。 四、实验预习内容 1.实验电路设计原理及思路说明 本实验利用基本逻辑门电路设计一位全加器(FA),如表1: 表1-一位全加器(FA)电路的输入输出信号说明 信号名称 说明 Ai 加数 输入信号 Bi 加数 Ci

文档评论(0)

xiedenglong2017 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档