开漏电路特点及应用.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
开漏电路特点及应用 开漏电路特点及应用 在电路设计时我们常常遇到开漏( open drain )和开集( open collector )的概念。本人虽然在念书时就知道其基本的用法,而且 在设计中并未遇的过问题。但是前两天有位同事向我问起了这个概 念。我忽然觉得自己对其概念了解的并不系 统。近日,忙里偷闲对其进行了下总结。 所谓开漏电路概念中提到的 漏“ ”就是指 MOS FET 的漏极。同理,开 集电路中的 “集 ”就是指三极管的集电极。开漏电路就是指以 MOS FET 的漏极为输出的电路。 一般的用法是会在漏极外部的电路添加上 拉电阻。完整的开漏电路应该由 开漏器件和开漏上拉电阻组成。如图 1 所示: 组成开漏形式的电路有以下几个特点: 1. 利用外部电路的驱动能力,减少 IC 内部的驱动。当 IC 内部 MOSFET 导通时,驱动电流是从外部的 VCC 流经 R pull-up , MOSFET 到 GND 。IC 内部仅需很下的栅极驱动电流。如图 1 。 2. 可以将多个开漏输出的 Pin ,连接到一条线上。形成 “与逻辑 ”关 系。如图 1 ,当 PIN_A 、PIN_B 、PIN_C 任意一个变低后,开漏线 上的逻辑就为 0 了。这也是 I2C ,SMBus 等总线判断总线占用状态 的原理。 3. 可以利用改变上拉电源的电压,改变传输电平。如图 2, IC 的逻 辑电平由电源 Vcc1 决定,而输出高电平则由 Vcc2 决定。这样我们 就可以用低电平逻辑控制输出高电平逻辑了。 4. 开漏 Pin 不连接外部的上拉电阻,则只能输出低电平。 5. 标准的开漏脚一般只有输出的能力。添加其它的判断电路,才能 具备双向输入、输出的能力。 应用中需注意: 1. 开漏和开集的原理类似,在许多应用中我们利用开集电路代替开 漏电路。例如,某输入 Pin 要求由开漏电路驱动。则我们常见的驱动 方式是利用一个三极管组成开集电路来驱动它,即方便又节省成本。 如图 3 。 2. 上拉电阻 R pull-up 的阻值决定了逻辑电平转换的沿的速度。阻 值越大,速度越低功耗越小。反之亦然。

文档评论(0)

质点 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档