- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验三 译码器及其应用、数据选择器及其应用
一、实验目的
1.掌握采用中规模集成器件进行组合逻辑电路设计、电路连接及测试的方法.
2.用实验验证所设计电路的逻辑功能.
二、实验设备与器件
1. 电子学实验装置 2. 集成块 74LS20、74LS00、74LS138、 74LS151、74LS153。
三、实验原理
中规模集成器件多数是专用的功能器件,具有某种特定的逻辑功能,采用这些功能器件实现组合逻辑函数,基本
方法是采用逻辑函数对比法.
中规模集成器件多数都带有控制端(片选端),例如译码器 74LS138 有三个附加控制端 S 、 S 和 SA ,当 SA =1、
B C
S = S =0 时,译码器才被选通工作,否则,译码器被禁止,所有的输出端被封锁在高电平.利用片选可将多片连接
B C
起来以扩展译码器的功能.
在一般情况下,使用译码器和附加的门电路实现多输出逻辑函数较方便,使用数据选择器实现单输出逻辑函数较
方便,当逻辑函数输出为输入变量相加时,则采用全加器实现较为方便.
1.译码器
一个 n 变量的译码器的输出包含了 n 变量的所有最小项. 例如 3 线 /8 线译码器 (74LS138) 的 8 个输出包含了 3 个变
量的全部最小项的译码.参见模拟电子技术基础教材中 3 线/8 线译码器功能表.
用 n 变量译码器加上输出与非门电路,就能获得任何形式的输入变量不大于 n 的组合逻辑电路.
2.数据选择器
一个 n 个地址端的数据选择器,具有 2n 个数据选择的功能.例如,数据选择器 74LS151,n=3,可完成八选一的功
能.参见附录中八选一数据选择器 (74LS151) 的真值表.由真值表可写出:
Y A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A D
2 1 0 0 2 1 0 1 2 1 0 2 2 1 0 3 2 1 0 4 2 1 0 5 2 1 0 6 2 1 0 7
数据选择器又称多路开关,其功能是把多路并行传输数据选通一路送到输出线上.
四、实验内容
1.三输入变量译码器功能测试
2 1 0 2 0
地址输入端 A A A 是一组三位二进制代码,其中 A 权最高, A 权最低,按实验电路图 3-1 接线,将实验结果填入
功能表 3-1 中.
表 3-1 74LS138 功能表
3
(K )
2 0 1
A Y (L )
图
(K 2) A1 Y1 (L 2) 输入 输出
Y2 (L 3 )
(K ) A
1 0 ′ ′
文档评论(0)