- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA习题集及参考答案
FPGA习题集及参考答案
PAGE
FPGA习题集及参考答案
习题集及参考答案
填空题
一般把EDA技术的发展分为( )个阶段。
FPGA/CPLD有如下设计步骤: = 1 \* GB3 ①原理图/HDL文本输入、 = 2 \* GB3 ②适配、 = 3 \* GB3 ③功能仿真、 = 4 \* GB3 ④综合、 = 5 \* GB3 ⑤编程下载、 = 6 \* GB3 ⑥硬件测试,正确的设计顺序是 = 1 \* GB3 ①( ) = 5 \* GB3 ⑤ = 6 \* GB3 ⑥。
在EDA工具中,能完成在目标系统器件上布局布线的软件称为( )。
设计输入完成之后,应立即对文件进行( )。
基于硬件描述语言的数字系统设计目前最常用的设计方法称为( )设计法。
将硬件描述语言转化为硬件电路的过程称为( )。
IP核在EDA技术和开发中具有十分重要的地位,以HDL方式提供的IP被称为( )IP。
SOC系统又称为( )系统。SOPC系统又称为( )系统。
将硬核和固核作为( )IP核,而软核作为( )IP核。
IP核在EDA技术和开发中具有十分重要的地位,以HDL方式提供的IP被称为( )。
HDL综合器就是逻辑综合的过程,把可综合的VHDL/Verilog HDL转化成硬件电路时,包含了三个过程,分别是( )、( )、( )。
EDA软件工具大致可以由五个模块构成,分别是设计输入编辑器、( )、( )、( )和( )。
按仿真电路描述级别的不同,HDL仿真器分为( )仿真、( )仿真、( )仿真和门级仿真。
系统仿真分为( )、( )和( )。
( )仿真是对设计输入的规范检测,这种仿真通过只能表示编译通过,说明设计满足一定的语法规范,但不能保证设计功能满足期望。
( )仿真是对综合后的网表进行的仿真,它验证设计模块的基本逻辑功能,但不带有布局布线后产生的时序信息,是理想情况下的验证。
( )仿真是布局布线后进行的后仿真,仿真时考虑了布线延时,和芯片实际的工作情况更加接近。
目前Xilinx公司生产的FPGA主要采用了( )配置存储器结构。
描述测试信号的变化和测试工程的模块叫做( )。
现代电子系统设计领域中的EDA采用( )的设计方法。
有限状态机可分为( )状态机和( )状态机两类。
Verilog HDL中的端口类型有三类: ( )、( )、输入/输出端口。
Verilog HDL常用两大数据类型: ( )、( )。
FPGA / CPLD设计流程为:原理图/HDL文本输入→( )→综合→适配→( )→编程下载→硬件测试。
( )是描述数据在寄存器之间流动和处理的过程。
连续赋值常用于数据流行为建模,常以( )为关键词。
Verilog HDL有两种过程赋值方式:( )和( )。
`timescale 1ns/100ps中1ns代表( ),100ps代表( )。
未来的集成电路技术的发展趋势,把整上系统集成在一个芯片上去,这种芯片被称为( )。
从互连结构上可将PLD分为确定型和统计型两类。确定型结构的代表是( ),统计型结构代表是( ) 。
CPLD是由( )的结构演变而来的。
FPGA的核心部分是( ),由内部逻辑块矩阵和周围I/O接口模块组成。
把基于电可擦除存储单元的EEPROM或Flash 技术的 的在系统下载称为 ( ),这个过程就是把编程数据写入E2CMOS单元阵列的过程。
根据配置数据线数,器件配置可分为并行配置和串行配置两类。串行配置以( )为单位将配置数据载人可编程器件:而并行配置一般以( )为单位向可编程器件载入配置数据。
FPGA的配置模式有从动串行模式、从动并行模式、主动串行模式、主动并行模式、以及( )模式。
可编程逻辑器件的配置方式分为( )和( )两类。
VerilogHDL是在( )年正式推出的。
在verilog HDL的always块本身是( )语句。
Verilog HDL中的always语句中的语句是( )语句。
Verilog HDL提供了标准的系统任务,用于常用的操作。如显示、文件
您可能关注的文档
- ERP沙盘模拟学习心得体会.docx
- ERP沙盘运营记录表.doc
- ERP采购付款流程第4版(中文).doc
- ERP系统需求规格说明书.doc
- ESL电子纸屏说明书英文版.doc
- ETC门架安装技术交底(门架安装).doc
- excel中如何将相同格式的多个不同excel文件合并为一张表.doc
- excel中的坐标数据导入cad中成图.doc
- Excel电子表格中《数据处理》说课稿.doc
- E:质量检验汇总表.doc
- 主题课程整理大班上.doc
- 2026人教版小学语文三年级上册期末综合试卷3套(打印版含答案解析).docx
- 2026人教版小学语文四年级下册期末综合试卷3套(打印版含答案解析).docx
- 2026人教版小学二年级上册数学期末综合试卷精选3套(含答案解析).docx
- 2026人教版小学语文四年级上册期末综合试卷3套(含答案解析).docx
- 2026人教版小学二年级下册数学期末综合试卷3套(打印版含答案解析).docx
- 2026年地理信息行业年终总结汇报PPT.pptx
- 板块四第二十一单元封建时代的欧洲和亚洲 中考历史一轮复习.pptx
- 中考历史一轮复习:板块四第二十单元古代亚、非、欧文明+课件.pptx
- 第二次工业革命和近代科学文化中考历史一轮复习.pptx
原创力文档


文档评论(0)