熟悉数字电路试验系统及双踪示波器的正确使用方法.pptxVIP

熟悉数字电路试验系统及双踪示波器的正确使用方法.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
1;?一、实验目的? 1、 熟悉数字电路实验系统及双踪示波器的正确使用方法; 2、 熟悉CMOS各种常用门电路的逻辑符号及逻辑功能; 3、 测量逻辑门电路的时延参数; ; 4、熟悉三态门和集电极开路门的功能和使用方法; 5、了解“总线”结构的工作原理,掌握用三态门和集电极开路门构成总线的特点和方法。 ;二、实验原理 1、数字电路实验系统及其他仪器的正确使用。;第4页/共25页; 自动识配 显示屏状态栏 水平通道 测试单元:自动测试、游标测试。 显示设置单元 垂直通道 运行控制 触发单元;练习;标准;; ; 4、 集电极开路门(OC门)是另一种特殊的门电路,在工作时输出端必须通过外接电阻R和电源相连接,以保证输出电平符合电路要求。而外接电阻R的选择要受到一定的限制。; 集电极开路门的应用主要有下述三个方面: (1)?实现逻辑电平的转换,以驱动发光二极管、继电器等多种数字集成电路; (2)?实现多路信息采集,使两路以上的信息共用一个传输通道(总线); (3)利用电路的“线与”特性完成某些特定的逻辑功能。 ; ;三、实验内容 ?; 对CD4070的逻辑功能进行测试 (1)用逻辑箱观测4070的逻辑功能并完成下表; (2)CD4070处于工作状态,并且使4070的1脚接高电平,2脚接频率为2kHz的TTL信号。请用双踪示波器观察4070的2脚和3脚信号。画出这两个波形,标出信号周期,幅度和两信号相位关系。; 3、利用六反相器CD4069测量逻辑门电路的时延参数。; 传播延迟是指从输入信号变化到产生输出信号变化所需要的时间。为了消除上升和下降时间的影响,通常取输入输出转换的中点来确定传输延迟。 将CD4069中的六个非门依次串联连接,在输入端输入250KHz的TTL信号,用双踪示波器观测输入、输出的传输延迟时间tpd的值。;输入 输出 测量逻辑门电路的时延参数; 4、 将74LS125的四个三态门的输出端接在一起,形成总线形式。再将四个三态门电路的输入端分别接上不同的信号,然后将四个三态门的控制端分别依次接上低电平的控制信号,用示波器观察输出端的输出波形,并绘出相应波形??(注意:当一个控制端接上低电平时,其他的控制端必需接到高电平)?;5、集电极开路门的应用?; (1)完成逻辑功能,当外接负载电阻R一定时,令输入A、B、C、D取不同值,将输出结果F的值填入记录表中并写出输出 F的逻辑表达式。 (2)用集电极开路门实现电平转换,调节电位器,观察集电极开路门外接负载电阻R的取值对输出电平(指示灯)的影响。; 若出现故障,可利用逻辑测试笔或示波器进行以下检测: 1、检查电源及各使能端。 2、检查各集成块输入输出是否正常。(一级一级检查到集成块引脚,注意不要造成引脚短路。) ;五、思考题;=1

文档评论(0)

kuailelaifenxian + 关注
官方认证
文档贡献者

该用户很懒,什么也没介绍

认证主体太仓市沙溪镇牛文库商务信息咨询服务部
IP属地上海
统一社会信用代码/组织机构代码
92320585MA1WRHUU8N

1亿VIP精品文档

相关文档