- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一位数据比较器电路的设计
新疆大学 课程设计报告 完成日期: 2014.01.13 —2014.01.20 1.设计目的
(1) 了解EDA技术的发展及应用
(2)掌握VHDL语言的基础知识,熟悉在数字电路系统设计屮
VHDL程序设计
(3)学习MAX+PLUS II软件的应用方法
(4)应用EDA技术的设计方法完成4位右移移位寄存器的设
计(釆用原理图和
文本法两种方法实现),并在MAX+PLUS II±仿真
2关于MAX+Plus II的使用与仿真 2.1 MAX+plus2软件简介
MAX+plusll是Altera公司提供的一个集成化开发系统,该系统界
面友好,学习
容易,使用简单,功能齐全,是一款流行的EDA开发平台。
=1■MAX+PLUSII
=1
■
度非常快。对于一般几千门
的电路设计,使用MAX+PLUSII,从设计输入到器件编程完毕,
用户拿到设计好的逻辑电路,大
约只需几小时。设计处理一般在数分钟内完成。特别是在原理图
输入等方面,Maxplus2被公认
为是最易使用,人机界面最友善的PLD开发软件,特别适合初学
者使用。
EDA ( Electronic Design Automation )
EDA技术就是依靠功能强大的电子计算机,在EDA工具软件平
台上,对以
III硬件描述语言HDL为系统逻辑描述手段完成的设计文件,自动地 完成逻辑编译、
III
ill化简、分割、综合、优化、仿真,直至下载到可编程逻辑器件
ill
CPLD/FPGA或专用
集成电路ASIC芯片中,实现既定的电子电路设计功能。
2.2MAX+plus2使用方法简要说明
MAX+plus2硬件平台的微机最好配置512MB内存、4,3GMB硬盘,
可以
在Windows XP等操作系统支持下工作。在进行了 MAX+plus2的
系统安装和
系统启动后,对于所要设计和仿真的系统需要进行如下基本步骤:
(l)VHDL语言工程文件的建立和编辑;
(l)VHDL语言工程文件的建立和编辑;
IBB
文件的建立:新建文件(file/new/text editorfile)输入文本(text
editor) 保存
文件(file/save);文件的修改:打开需修改文件(file/open/*.vhd)
修改(text editor)、
保存(file/save);
(2)电路图的建立和编辑
建立文件打开图形编辑器,选择file/save as建立.gdf文件、输入
所需元件及
电路模块、编辑端口名称、对各电路块及输入/输出端口进行连
线、在设计过程
中,可以随时对已进行工作进行保存;
(3)VHDL语言程序的编译
III编译的目的:生成可以进行仿真、定时分析及下载到可编程器件 的相关文件。编译的步骤:打开需编译源程序(file/open).编译(MAX+
III
plus ll/compiler)、为当前文件建立项目(file/project/set project to current file);
(4)VHDL语言程序的仿真
VHDL程序的仿真过程大致可以分为三个步骤:生成波形文件、
定时分析。
3基本门电路
CMOS组成的门
本次课程设计需要一些简单的电路,我们开始先介绍简单的电路。
本实验中只用到TTL和CMOS组成的与门、非门两种门电路
工作原理:
当 V(IN)=OVNMOS 管截止,PMOS 管导通,V(OUT)=VDD=5V
当 V(IN)=5V PMOS 截止,NMOS 管导通,V(OUT)=OV
4数值比较器 4.11敬值比较器 1位数值比较器:比较输入的两个1位二进制数A、B的大小。
我们输入信号是两个要进行比较的1位二进制数,现在用A、B表示,
输出信号是比较结果三种情况如下all
输出信号是比较结果三种情况如下
all
Agt; B(A=1 B=0)则 AB=1,故可以用 Y(A?B)?AB 作为 Agt;B
的输出信
Alt;B(A=0 B=l)贝lj AB?1,故可以用 Y(A?B)?AB 作为 Alt;B
的输出信号
A=B=1,AOB=1 ,故可以用 Y(A=B)=A0B=1 作为 A=B 的输
出信号它的真值表如下
由上述表达式及其真值表我们可知的1位数比较器设计比较成
in功。
in
功。1位数比较器逻辑图如下
5数值比较器的VHDL程序及仿真结果 5.1关于1位数值比较器的VHDL程序及仿真VHDL程序如下
一位数值比较器的逻辑电路图 仿真波形如下: 实事接线图 心得体会 通过这次的学习过程中,我学习了不少的知识,首先接触到了
MAX+plusll从不知道学到了知识,在这过程中我遇到了不少的障碍
我搜集并阅读了不少关于计的数值比较器的资料和文献;然后又复习 了以前学的一些专业课知识,釆用了 MUX
您可能关注的文档
最近下载
- 2025年泡沫铝行业研究报告及未来发展趋势预测.docx
- 智慧城市应急管理信息化平台建设方案(47页).pptx VIP
- 班主任基本功大赛育人故事一等奖:从“心”擦亮星星的光.docx VIP
- (高清版)-B-T 41932-2022 塑料 断裂韧性(GIC和KIC)的测定 线弹性断裂力学(LEFM)法.pdf VIP
- 上海牛津英语5B知识点汇总.docx VIP
- 华为交换机配置教程(从入门开始)-华为交换机详细教程.pdf VIP
- 机械创新设计第七章 仿生原理与创新设计 .ppt VIP
- 高等教育心理学课件.ppt VIP
- ISO 55013-2024 资产管理-数据资产管理指南(中文版-雷泽佳翻译-2024).docx
- 发改价格〔〕670建设工程监理与相关服务收费标准.doc VIP
文档评论(0)