FPGA的电子创新平台的设计与实现.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE 1 PAGE 1 FPGA的电子创新平台的设计与实现 EDA技术的一个重要特征就是试用硬件描述语言(HDL)来完成系统的设计文件,应用VHDL的数字电路设计降低了数字系统的设计难度,这在电子设计领域己得到设计者的广泛采用,娴熟把握FPGA设计技术已经是对电子设计工程师的基本要求。本设计就是针对EDA开发板的设计问题,提出了基于FPGA的电干创新平台的硬件实现方法。 1设计背景 由于半导体工艺及可编程规律器件的飞速发展,可编程规律器件的集成度越来越高,运算能力越来越强,对于完成传统的数字信号处理任务而言实在大有富余。而电子产品市场的激烈竞争,迫切要求电子产品设计工程师缩短开发周期,加快产品的更新换代。而又有高牢靠性,小体积,造价低的要求。在这些场合中,使用分芷元件当然不可行,即使开发周期来得及,成本也无法接受。而使用基于FPGA的平台,结合采用EDA技术的开发平台,就成为种具有优势的方案;另外学生在学习时通常采用EDA的试验箱,有时不利于学生自主完成创新设计,因此,提出了基于FPGA的电子创新平台的硬件实现方法。 2设计方案 以Altera公司的CycloneⅡ系列EP2CSQ208C8N型FPGA芯片为核心掌握器,配以数据处理模块、电源模块、配置模块、输入模块、输出模块等构成电子创新设计平台。 2.1芯片配置模块。配置模式本设计采用JTAG与并行主模式为一片FPGA加一片EPROM的方式,配置芯片采用EPCS4。 配置模块电路如图1所示。 图1配置模块电路 2.2电源模块。本设计需要用到的电源为5v、3.3V、1.2V,因本设计选用的高频数字处理芯片,需要电源的稳定性,因此电源模块电路设计如图2所示。 图2电源模块电路图 2.3时钟模块。本设计采用50MHz晶阵作为系统的时钟,时钟电路如图3所示。 图3时钟模块电路图 2.4显示模块。显示电路模块共分数码管显示、16*16LED点阵显示以及LED发光二投管显示三部分。数码管的段码与位选信号,LED点阵的行选和列选信号都是从FPGA输出经74LS573分别送数码管和LED显示屏,这样设计的好处是设计者完成设计时全部的掌握规律及输出接口都由设计在PFGA中实现,便利学生或初学者更好地理解基于FPGA的数字系统设计方法。电路图如图4所示。 图4显示模块电路图 EDA技术的一个重要特征就是试用硬件描述语言(HDL)来完成系统的设计文件,应用VHDL的数字电路设计降低了数字系统的设计难度,这在电子设计领域己得到设计者的广泛采用,娴熟把握FPGA设计技术已经是对电子设计工程师的基本要求。本设计就是针对EDA开发板的设计问题,提出了基于FPGA的电干创新平台的硬件实现方法。 1设计背景 由于半导体工艺及可编程规律器件的飞速发展,可编程规律器件的集成度越来越高,运算能力越来越强,对于完成传统的数字信号处理任务而言实在大有富余。而电子产品市场的激烈竞争,迫切要求电子产品设计工程师缩短开发周期,加快产品的更新换代。而又有高牢靠性,小体积,造价低的要求。在这些场合中,使用分芷元件当然不可行,即使开发周期来得及,成本也无法接受。而使用基于FPGA的平台,结合采用EDA技术的开发平台,就成为种具有优势的方案;另外学生在学习时通常采用EDA的试验箱,有时不利于学生自主完成创新设计,因此,提出了基于FPGA的电子创新平台的硬件实现方法。 2设计方案 以Altera公司的CycloneⅡ系列EP2CSQ208C8N型FPGA芯片为核心掌握器,配以数据处理模块、电源模块、配置模块、输入模块、输出模块等构成电子创新设计平台。 2.1芯片配置模块。配置模式本设计采用JTAG与并行主模式为一片FPGA加一片EPROM的方式,配置芯片采用EPCS4。 配置模块电路如图1所示。 图1配置模块电路 2.2电源模块。本设计需要用到的电源为5v、3.3V、1.2V,因本设计选用的高频数字处理芯片,需要电源的稳定性,因此电源模块电路设计如图2所示。 图2电源模块电路图 2.3时钟模块。本设计采用50MHz晶阵作为系统的时钟,时钟电路如图3所示。 图3时钟模块电路图 2.4显示模块。显示电路模块共分数码管显示、16*16LED点阵显示以及LED发光二投管显示三部分。数码管的段码与位选信号,LED点阵的行选和列选信号都是从FPGA输出经74LS573分别送数码管和LED显示屏,这样设计的好处是设计者完成设计时全部的掌握规律及输出接口都由设计在PFGA中实现,便利学生或初学者更好地理解基于FPGA

文档评论(0)

183****3081 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档