实验三人多数表决电路设计非电.pptVIP

  • 30
  • 0
  • 约1.46千字
  • 约 15页
  • 2022-03-15 发布于广东
  • 举报
* 第1页,共15页,编辑于2022年,星期六 组合逻辑电路的设计 非电专业 * 第2页,共15页,编辑于2022年,星期六 一、实验目的 1.掌握组合逻辑电路的设计方法。 2.熟悉集成组件的外型结构、型号、管脚序号和功能。 * 第3页,共15页,编辑于2022年,星期六 二、实验原理 1.使用中、小规模集成电路来设计组合电路是最常见的逻辑电路设计方法。设计组合电路的一般步骤如图所示。 * 第4页,共15页,编辑于2022年,星期六 2.组合逻辑电路的设计 目的:根据实际要求,画出实际电路图 步骤:①根据对逻辑功能要求,列真值表 ②由真值表写出逻辑表达式 ③根据要求化简和变换逻辑函数表达式 ④根据要求画出逻辑图 ⑤芯片选择,接成实物 ⑥分析并比较设计的优劣 设计目标:电路简单,所用器件最少,可靠性好等 . * 第5页,共15页,编辑于2022年,星期六 题目:设计一个三人表决电路,结果按“少数服从多数”的原则决定。 要求: 方法(1) :只用74LS00 ,74LS20实现。 (SSI设计) 方法(2) :用74LS138和74LS20实现。(MSI 设计)。 * 第6页,共15页,编辑于2022年,星期六 列出真值表如右表所示。 输入 输出 A B C L 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1 1 1 1 分析: ①设A、B、 C :三人的意见。 同意为逻辑“1”;不同意为逻辑“0” L:表决结果。 事情通过为逻辑“1”;没通过为逻辑“0” ②由真值表写出逻辑表达式: 方法一(用SSI设计): (用74LS00,74LS20) * 第7页,共15页,编辑于2022年,星期六 ③用卡诺图进行化简。 10 11 01 00 1 0 AB C L 1 1 1 1 ④画出逻辑图 。 图 三人多数表决器逻辑图 ⑤选择芯片并连接。 TTL: 与门:74LS00 或门:74LS20 * 第8页,共15页,编辑于2022年,星期六 方法二(用 译码器138和与非门设计): 74138 1 2 3 4 5 6 7 8 16 15 14 13 12 11 10 9 引脚图 74138 * 第9页,共15页,编辑于2022年,星期六 用数据选择器实现组合逻辑电路 例1:试用8选1数据选择器74151实现逻辑函数 解: 2.将输入变量接至数据选择器的地址输入端,即A=A2,B=A1,C=A0。输出变量接至数据选择器的输出端,即L=Y。将逻辑函数L的最小项表达式与74151的功能表相比较, 显然,L式中出现的最小项,对应的数据输入端应接1,L式中没出现的最小项,对应的数据输入端应接0。即D3=D5=D6=D7=1;D0=D1=D2=D4=0。 Y A D 3 4 74151 G 7 D D D D 1 6 2 D Y 1 D D 0 2 A 5 A 0 A B C L 0 1 图 例2逻辑图 * 第10页,共15页,编辑于2022年,星期六 比较: 结论:MSI设计优于SSI设计的。 电路形式 需芯片 个数 接线 可靠性 对芯片功能的理解要求 SSI设计 复杂 多 多 一般 低 MSI设计 比SSI简单 少 少 优于SSI 较高 * 第11页,共15页,编辑于2022年,星期六

文档评论(0)

1亿VIP精品文档

相关文档