网站大量收购独家精品文档,联系QQ:2885784924

电工电子实验技术.ppt

  1. 1、本文档共95页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
2006年2月 * 第六十二页,共九十五页。 6、ASM块 1)必定包含一个状态框; 2)表示一个时钟周期内系统的状态; 3) ASM图类似于状态图。 2006年2月 * 第六十三页,共九十五页。 7、各种逻辑框之间的时间关系 是指状态之间的转换时间关系必须在一个周期内完成。 2006年2月 * 第六十四页,共九十五页。 A←A+1 T1 T2 010 0 1 001 E R←0 F T4 100 T3 011 0 1 CP T1 (现态) (次态) T2或T3或T4 当第二个CP↑到来时, T1 第一个CP↑使控制器转到T1,在T1状态下完成: 1)A←A+1; 2)检验输入变量E和F,产生控制输出。 T2 T3 T4 2006年2月 * 第六十五页,共九十五页。 8、ASM图的建立 原则1:在算法的起始点安排一个状态; 原则2:必须用状态来分开不能同时实现的寄存器传输操作; 原则3:判断如果受寄存器操作的影响,应在它们之间安排一个状态。 从算法流程图 → ASM图 2006年2月 * 第六十六页,共九十五页。 解释:(1)原则2 2006年2月 * 第六十七页,共九十五页。 可编程器件种类: 中小规模可编程器件 可编程器件外形图 2006年2月 * 第三十页,共九十五页。 可编程器件开发软件: 1、逻辑描述方式 电路图描述 硬件描述语言描述 状态机流程图描述 2、硬件描述语言分类 国际标准硬件描述语言 [VHDL(军方)、 Verilog(商业)] 各公司专用硬件描述语言(ABEL 、 CUPL 等) 2006年2月 * 第三十一页,共九十五页。 可编程器件的开发流程: 输入 Design Entry 编程 定时分析 Fitting Timing Analysis 适配 功能仿真 Simulation Synthesis 综合 2006年2月 * 第三十二页,共九十五页。 可编程器件的下载方式 1、下载(编程、配置)定义: 下载是指将开发软件生成的反映逻辑关系的数据,通过一定的方法输入到可编程器件中,并使其具有用户要求的逻辑的操作过程,也称编程或数据配置。 2、下载方式分类 1)用通用(或专用)编程器下载 例如:GAL 、 FPGA主并模式时的EEPROM等可用通用编程器编程。 反熔丝型可编程器件必须用器件厂配套的 编程器 2006年2月 * 第三十三页,共九十五页。 通用编程器和下载电缆 通用编程器 2006年2月 * 第三十四页,共九十五页。 可编程器件的下载方式 2006年2月 * 第三十五页,共九十五页。 接计算机并口 用下载电缆下载示意图 2、用专用下载电缆下载(JTAG标准口) 2006年2月 * 第三十六页,共九十五页。 可编程器件的选用: 考虑内部电路规模大小(以门为计量单位) 考虑速度(最高使用频率) 考虑下载方式需要 考虑器件延时的确定特性(CPLD 与FPGA的区别) 开发软件的性能(仿真的准确度、对描述方式的支持、对后续服务的支持) 器件生命周期 器件提供厂商的发展(市场份额) 2006年2月 * 第三十七页,共九十五页。 “可编程器件 GAL的应用” 提示 1、实验四十三 任务更改说明 P215 将“7比特延迟”改为“6比特延迟”。 将“7比特延迟”作为选做内容。 2006年2月 * 第三十八页,共九十五页。 “实验四十七 GAL的应用” 提示 2、下载时注意事项 1)必须看清器件的型号,正确选择编程软件界面中的厂家和型号。 实验器材中有多个厂家的GAL器件,各个厂家的器件逻辑上是兼容的,但是,编程电压和编程方式不同,有的厂家编程电压是25V,有的是12V。 同一厂家如果型号不同,编程要求也不同,同一厂家的GAL16V8A与GAL16V8B编程条件就不一样 2)编程时器件的位置必须摆放正确 注意缺口方向 注意器件与编程器插座的连接要求 2006年2月 * 第三十九页,共九十五页。 通用阵列逻辑 GAL 一、GAL16V8总体结构 20个引脚的器件; 8个专用输入端; 8个I/O端; 1个时钟输入端CLK; 1个使能OE。 2006年2月 * 第四十页,共九十五页。 2006年2月 * 第四十一页,共九十五页。 输出逻辑宏单元(OLMC) 2006年2月 * 第四十二页,共九十五页。 GAL具有五种工作模式: (a)专用输入模式 1 EN 1 CLK NC NC OE NC NC 来自邻级输出(m) 至另一个邻级 CLK OE 2006年2月 * 第四十三页,共九十五页。 (b)专用组合输出模式 1 EN 1 CLK NC OE NC =1 1

文档评论(0)

虾虾教育 + 关注
官方认证
内容提供者

有问题请私信!谢谢啦 资料均为网络收集与整理,收费仅为整理费用,如有侵权,请私信,立马删除

版权声明书
用户编号:8012026075000021
认证主体重庆皮皮猪科技有限公司
IP属地重庆
统一社会信用代码/组织机构代码
91500113MA61PRPQ02

1亿VIP精品文档

相关文档