- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
KX康芯科技 图5-29 ByteBlaster?II接口AS模式编程窗口 5.2.3 AS模式编程配置器件 5.2 引脚设置和下载 第三十页,共七十四页。 KX康芯科技 图5-30 选择目标器件EP2C5T144 5.2.4 JTAG间接模式编程配置器件 5.2 引脚设置和下载 第三十一页,共七十四页。 KX康芯科技 图5-31 选定SOF文件后,选择文件压缩 5.2.4 JTAG间接模式编程配置器件 第三十二页,共七十四页。 KX康芯科技 图5-32 用JTAG模式对配置器件EPCS1进行间接编程 5.2.4 JTAG间接模式编程配置器件 5.2 引脚设置和下载 第三十三页,共七十四页。 KX康芯科技 图5-33 安装USB驱动程序 5.2.5 USB Blaster编程配置器件使用方法 第三十四页,共七十四页。 KX康芯科技 图5-34 设置JTAG硬件功能 5.2.5 USB Blaster编程配置器件使用方法 5.2 引脚设置和下载 第三十五页,共七十四页。 KX康芯科技 图5-35 在In-System Memory Content Editor中使用USB Blaster 5.2.5 USB Blaster编程配置器件使用方法 5.2 引脚设置和下载 第三十六页,共七十四页。 KX康芯科技 图5-36 SignalTap?II编辑窗 1.打开SignalTap?II编辑窗 5.3 嵌入式逻辑分析仪使用方法 第三十七页,共七十四页。 KX康芯科技 图5-37 SignalTap II编辑窗 2.调入待测信号 5.3 嵌入式逻辑分析仪使用方法 3.SignalTap II参数设置 第三十八页,共七十四页。 KX康芯科技 图5-38 设定SignalTap?II与工程一同综合适配 4.文件存盘 5.3 嵌入式逻辑分析仪使用方法 第三十九页,共七十四页。 KX康芯科技 图5-39 下载cnt10.sof并准备启动SignalTap?II 5.编译下载 5.3 嵌入式逻辑分析仪使用方法 6.启动SignalTap?II进行采样与分析 第四十页,共七十四页。 KX康芯科技 图5-40 SignalTap?II采样已被启动 5.3 嵌入式逻辑分析仪使用方法 6.启动SignalTap?II进行采样与分析 第四十一页,共七十四页。 KX康芯科技 图5-41 SignalTap?II数据窗设置后的信号波形 5.3 嵌入式逻辑分析仪使用方法 7.SignalTap II的其他设置和控制方法 第四十二页,共七十四页。 KX康芯科技 5.4 原理图输入设计方法 5.4.1 设计流程 1. 为本项工程设计建立文件夹 假设本项设计的文件夹取名为adder, 路径为:d:\adder。 第四十三页,共七十四页。 KX康芯科技 图5-42 元件输入对话框 5.4 原理图输入设计方法 2. 输入设计项目和存盘 第四十四页,共七十四页。 KX康芯科技 图5-43 将所需元件全部调入原理图编辑窗并连接好 5.4 原理图输入设计方法 3. 将设计项目设置成可调用的元件 第四十五页,共七十四页。 KX康芯科技 图5-44 连接好的全加器原理图f_adder.bdf 5.4 原理图输入设计方法 4. 设计全加器顶层文件 第四十六页,共七十四页。 KX康芯科技 图5-45 f_adder.bdf工程设置窗 5.4 原理图输入设计方法 5. 将设计项目设置成工程和时序仿真 第四十七页,共七十四页。 KX康芯科技 图5-46 加入本工程所有文件 5.4 原理图输入设计方法 5. 将设计项目设置成工程和时序仿真 第四十八页,共七十四页。 KX康芯科技 图5-47 全加器工程f_adder的仿真波形 5.4 原理图输入设计方法 5. 将设计项目设置成工程和时序仿真 第四十九页,共七十四页。 KX康芯科技 5.4 原理图输入设计方法 5.4.2 应用宏模块的原理图设计 1. 计数器设计 图5-48 含有时钟使能的两位十进制计数器 第五十页,共七十四页。 KX康芯科技 5.4 原理图输入设计方法 5.4.2 应用宏模块的原理图设计 1. 计数器设计 图5-49 两位十进制计数器工作波形 第五十一页,共七十四页。 KX康芯科技 2. 频率计主结构电路设计 图5-50 两位十进制频率计顶层设计原理图文件 第五十二页,共七十四页。 EDA 技术实用教程 第 5 章 QuartusII 应用向导 第一页,共
原创力文档


文档评论(0)