- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
会计学;任务一 单灯受控闪烁
学习目标:过学习任务一的完成方法,熟悉mcs-51单片机的内部结构,掌握mcs-51单片机各组成部分的功能和特点 。
任务描述: 单片机上电工作时,发光二极管间隔1S闪烁。 ; 硬件电路与工作原理 ;由该任务引出:
1.单片机如何运行程序?
2.单片机的软件及数据如何存放?
3.单片机程序运行的结果如何送给发光二极管?
4.怎样保证CPU工作 ?
5.发光二极管为何按一定频率闪烁?;相关知识 ; 它通过单片机的内部总线,将单片机内部的各个部分:程序存储器(ROM)、数据存储器(RAM)、定时/计数器、并行接口、串行接口和中断系统等联系在一起 。;CPU执行程序一般包括两个主要过程 ; 2.1 MCS - 51系列单片机的基本结构
;ALU ;;
MCS - 51系列单片机的基本结构图
;
MCS - 51系列单片机的基本结构图
;运算器;;;
80C51单片机的内部结构 ;
89C51单片机的内部结构 ;
80C51单片机的内部结构 ;
80C51单片机的内部结构 ;
80C51单片机的内部结构 ;;;;;;
80C51单片机的内部结构 ;先加(SP+1)后压(数据),先弹(数据)后减(SP-1)。 ;
80C51单片机的内部结构 ;
80C51单片机的内部结构 ;
80C51单片机的内部结构 ;
80C51单片机的内部结构 ;
80C51单片机的内部结构 ;DPTR
0003H;
80C51单片机的内部结构 ;2.单片机的软件及数据如何存放?;;程序存储器内部数据存储器特殊功能寄存器;程序存储器;2)程序存储器的分类 ;MCS - 51系列单片机的分类 ;3)程序存储器中6个具有特殊含义的单元;数据存储器;7FH
真正RAM区
00H;7FH
真正RAM区
00H;7FH
真正RAM区
00H; RS1、 RS0与片内工作寄存器组的对应关系 ;工作寄存器和RAM地址对照表 ;7FH
真正RAM区
00H; 内部RAM中位地址表 ;7FH
真正RAM区
00H;???殊功能寄存器名称、 标识符、 地址一览表 ;;特殊功能寄存器;返回;1)累加器ACC(Accumulator);4)数据指针(DPTR) ;5)堆栈指针SP(Stack Pointer);6)I/O口专用寄存器(P0、P1、P2、P3);3.单片机程序运行的结果如何送给发光二极管?;多路开关
功能:用于控制选通I/O方式还是地址/数据输出方式
方式控制:由内部控制信号产生;一、P0口作I/O口(写Output):
CP 有效,控制信号为0时,V1管截止,P0是对V2漏极开路输出,需要外接上拉电阻。
D=1,V2截止,P0.X=1;D=0,V2导通, P0.X=0。;二、P0口作I/O口(读Input):1、读引脚(MOV C,P0.0)
读引脚信号使三态缓冲器打开,数据输入
(注:P0口做I/O输入时,必须先向电路中的锁存器写入“1”,使FET截止,否则FET导通,P0.X为0,无法读入高电平)。 ;2、读锁存器(ANL P0.0,C)
凡属于读-修改-写方式的指令,从锁存器读入信号,其
它指令则从端引脚线上读入信号。
读-修改-写指令的特点是,从端口输入(读)信号,在单片
机内加以运算(修改)后,再输出(写)到该端口上。 ;三、输出“地址/数据”,V1、V2管交替导通,负载能力很强。
1、P0口作为地址总线:控制信号为1
地址信号为1,V1管导通,V2管截止,P0.X为高电平;
地址信号为0,V1管截止,V2管导通, P0.X为低电平。;2、P0口作数据总线:访问外部ROM时,P0口输出低8位地址后,将变为数据总线,以便取指令。
期间, “控制信号”为“0” ,V1管截止,多路开关转向Q;
CPU自动将向锁存器 写“1” ,使V2管截止,读引脚。;P0口锁存器和缓冲器结构 ; P2口内部结构;P2口锁存器和缓冲器结构 ;P0.3;;P1口内部结构;P1口锁存器和缓冲器结构 ;口内部结构;(3)P3口;~P3端口功能总结
使
您可能关注的文档
最近下载
- 92010083-A02-(金鼎 CoolMaster R410A2.0风冷系列室内机用户手册-触摸屏).pdf VIP
- 临床药物治疗学(暨南大学)临床药物治疗学绪论.ppt VIP
- 安全操作规程培训课件.ppt VIP
- 化工设备机械基础1(2学时) 幻灯片.ppt VIP
- 临床药物治疗学第01章_论精美生物医学.ppt VIP
- 急诊危重症患者院内转运共识———标准化分级转运方案.pdf VIP
- 带状疱疹后神经痛研究进展.docx VIP
- 红楼梦之十二金钗完美攻略.pdf
- 智能配电网故障快速识别及处置方法的深度剖析与实践探索.docx VIP
- 《旅游企业财务管理》 教案全套 项目1--10 旅游企业财务管理概述---旅游企业预算管理.doc
文档评论(0)