- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
13.1 寄存器 新课
课 题 课 型
授课班级 授课时数 2
1.了解时序逻辑电路与组合逻辑电路结构及功能的
区别,了解时序逻辑电路的基本应用。
教学目标 2 .掌握移位寄存器的电路结构和工作原理。
1.寄存器的分类,数码寄存器的电路结构和工作原
理。
教学重点 2 .掌握移位寄存器的电路结构和工作原理。
移位寄存器的电路结构和工作原理。
教学难点
学情分析
教学效果
教后记
(讲 解 电
路)
新课
(分 析 工
作原理)
A .引入
时序逻辑电路简称时序电路:它是由组合逻辑电路和触发器两部分组成。时
序逻辑电路的特点是:电路任一时刻的输出状态不仅与同一时刻的输入信号
有关,而且与电路原有状态有关。
B .复习
1.组合逻辑电路的特点。
2 .举例。
C .新授课
13.1 寄存器
13.1.1 数码寄存器
1.电路结构
数码寄存器(寄存器):只具有接收、暂存数码和清除原有数码的功能。
控制端:4个触发器的时钟脉冲输入端连接在一起,作为接收数码的控制端。
输入端: 是寄存器的数码输入端。
输出端: 是寄存器的数据输出端。
清零端:各触发器的复位端连接在一起,作为寄存器的总清零端 ,低电
平有效。
2 .工作过程
(1)寄存数码前,寄存器应清零:令 = 0 , 均为0态。
(2)寄存数码时,应使 1。将待寄存的四位二进制数码 分别输
入D触发器各自的输入端。当时钟信号CP的上升沿到来时,根据D触发器的逻
辑功能 D ,二进制数码得以输入寄存器。
(3)只要使 1 ,CP = 0 ,寄存器就处在保持状态。完成了接收并暂存数
码的功能。
3 .特点
在接收数码时,各位数码是同时输入;输出数码时,也是同时输出。因此,
这种寄存器称为并行输入、并行输出数码寄存器。
13.1.2 移位寄存器
1.单向移位寄存器
(1)右移寄存器
① 电路组成
(讲解)
(引 导 学
生 画 波 形
图)
是最高位触发器, 是最低位触发器,从左到右依次排列。
高位触发器的输出端Q与低一位触发器的输入端D相连。整个电路只有最高位
触发器 的输入端D接收输入的数码。
② 工作原理
接收数码前,寄存器应清零。令 = 0 ,则各位触发器均为0态。接收数码
时,应使 1
原创力文档


文档评论(0)