- 1、本文档共41页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术与VHDL 第2章 PLD硬件特性与编程技术 第一页,共四十一页。 2.1 概 论 图2-1 基本PLD器件的原理结构图 第二页,共四十一页。 2.1 概 论 2.1.1 PLD的发展历程 熔丝编程的PROM和PLA器件 AMD公司推出PAL器件 GAL器件 FPGA器件 EPLD器件 CPLD器件 内嵌复杂功能模块的SoPC 第三页,共四十一页。 2.1.2 PLD的分类 图2-2 按集成度(PLD)分类 第四页,共四十一页。 2.3 CPLD的结构与工作原理 图2-26 MAX7000系列的单个宏单元结构 第五页,共四十一页。 2.3 CPLD的结构与工作原理 图2-27 MAX7128S的结构 1.逻辑阵列块(LAB) 第六页,共四十一页。 2.3 CPLD的结构与工作原理 2.宏单元 逻辑阵列、乘积项选择矩阵、可编程寄存器 全局时钟信号。 全局时钟信号由高电平有效的时钟信号使能。 用乘积项实现一个阵列时钟。 第七页,共四十一页。 2.3 CPLD的结构与工作原理 3.扩展乘积项 图2-28 共享扩展乘积项结构 第八页,共四十一页。 3.扩展乘积项 图2-29 并联扩展项馈送方式 共享扩展项 并联扩展项 第九页,共四十一页。 2.3 CPLD的结构与工作原理 4.可编程连线阵列(PIA) 图2-30 PIA信号布线到LAB的方式 第十页,共四十一页。 5.I/O控制块 图2-31 EPM7128S器件的I/O控制块 第十一页,共四十一页。 2.4 FPGA的结构与工作原理 2.4.1 查找表逻辑结构 图2-32 FPGA查找表单元 第十二页,共四十一页。 2.4.1 查找表逻辑结构 图2-33 FPGA查找表单元内部结构 第十三页,共四十一页。 2.4.2 Cyclone系列器件的结构与原理 图2-34 Cyclone LE结构图 第十四页,共四十一页。 2.4.2 Cyclone系列器件的结构与原理 图2-35 Cyclone LE普通模式 第十五页,共四十一页。 2.4.2 Cyclone系列器件的结构与原理 图2-36 Cyclone LE动态算术模式 第十六页,共四十一页。 2.4.2 Cyclone系列器件的结构与原理 图2-37 Cyclone LAB结构 第十七页,共四十一页。 2.4.2 Cyclone系列器件的结构与原理 图2-38 LAB阵列 第十八页,共四十一页。 2.4.2 Cyclone系列器件的结构与原理 图2-39 LAB控制信号生成 第十九页,共四十一页。 2.4.2 Cyclone系列器件的结构与原理 图2-40 快速进位选择链 第二十页,共四十一页。 2.4 FPGA的结构与工作原理 图2-41 LUT链和寄存器链的使用 2.4.2 Cyclone系列器件的结构与原理 第二十一页,共四十一页。 2.4 FPGA的结构与工作原理 图2-42 LVDS连接 2.4.2 Cyclone系列器件的结构与原理 第二十二页,共四十一页。 2.6 FPGA/CPLD产品概述 2.6.1 Lattice公司CPLD器件系列 1. ispLSI器件系列 (1)ispLSI1000E系列。 (2)ispLSI2000E/2000VL/200VE系列。 (3)ispLSI5000V系列。 (4)ispLSI 8000/8000V系列。 第二十三页,共四十一页。 2.6 FPGA/CPLD产品概述 2.6.1 Lattice公司CPLD器件系列 2. ispLSI器件的结构与特点 (1)采用UltraMOS工艺。 (2)系统可编程功能,所有的ispLSI器件均支持 ISP功能。 (3)边界扫描测试功能。 (4)加密功能。 (5)短路保护功能。 第二十四页,共四十一页。 2.6 FPGA/CPLD产品概述 2.6.1 Lattice公司CPLD器件系列 3. ispMACH4000系列 4. Lattice EC ECP系列 ispMACH4000系列CPLD器件有3.3V、2.5V 和 1.8V 三种供电电压,分别属于 ispMACH 4000V、ispMACH 4000B 和 ispMACH 4000C 器件系列。 第二十五页,共四十一页。 2.6 FPGA/CPLD产品概述 2.6.2 Xilinx公司的FPGA和CP
文档评论(0)