(5.13.1)--27计数器电路及电路.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
主要内容 计数器的组成结构及工作原理 重难点 二进制计数器、十进制计数器的工作原理; 计数器的种类很多。按其工作方式可分为同步计数器和异步计数器;按其进位制可分为二进制计数器、十进制计数器和任意进制计数器;按其功能又可分为加法计数器、减法计数器和加/减可逆计数器等。; 当时序逻辑电路的触发器位数为n,电路状态按二进制数 的自然态序循环,经历2n个独立状态时,称此电路为二进 制计数器。; 图示模8计数器是由3个T′触发器构成的。下面我们对此 计数器所构成的时序逻辑电路进行分析。;CP;CP; 无论是时序波形图还是状态转 换真值表,都反映了该计数器是 从状态000开始计数,每来一个 计数脉冲,二进制数值便加1, 输入第8个计数脉冲时计满归零。 作为整体,该电路可称为模8加 计数器 、或八进制加计数器。;;时序逻辑电路的分析步骤; 分析:图中各位触发器均为上升沿触发的D触发器。由于各位D触发器的输入D端与它们各自输出的非联在一起,所以,F0在每一个时钟脉冲上升沿到来时翻转一次。 F1在Q0由1变0时翻转, F2在Q1由1变0时翻转, F3在Q2由1变0时翻转。; 日常生活中人们习惯于十进制的计数规则,当利用计数 器进行十进制计数时,就必须构成满足十进制计数规则的 电路。十进制计数器是在二进制计数器的基础上得到的, 因此也称为二—十进制计数器。; 用四位二进制代码可以表示一位十进制数,如最常用的8421BCD码。8421BCD码对应十进制数时只能从0000取到1001来表示十进制的0~9十个数码,而后面的1010~1111六个8421BCD代码则在对应的十进制数中不存在,称它们为无效码。因此,采用8421BCD码计数时,计至第十个时钟脉冲时,十进制计数器的输出应从“1001”跳变到“0000”,完成一次十进制数的有效码循环。我们以十进制同步加计数器为例,介绍这类逻辑电路的工作原理。;;由次态方程可写出同步十进制计数器的状态转换真值表:;由状态转换真值表可画出该计数器的状态转换图如下:;小结 二进制计数器构成及工作原理 十进制计数器构成及工作原理 主要内容 计数器的组成结构及工作原理 重难点 二进制计数器、十进制计数器的工作原理; 计数器的种类很多。按其工作方式可分为同步计数器和异步计数器;按其进位制可分为二进制计数器、十进制计数器和任意进制计数器;按其功能又可分为加法计数器、减法计数器和加/减可逆计数器等。; 当时序逻辑电路的触发器位数为n,电路状态按二进制数 的自然态序循环,经历2n个独立状态时,称此电路为二进 制计数器。; 图示模8计数器是由3个T′触发器构成的。下面我们对此 计数器所构成的时序逻辑电路进行分析。;CP;CP; 无论是时序波形图还是状态转 换真值表,都反映了该计数器是 从状态000开始计数,每来一个 计数脉冲,二进制数值便加1, 输入第8个计数脉冲时计满归零。 作为整体,该电路可称为模8加 计数器 、或八进制加计数器。;;时序逻辑电路的分析步骤; 分析:图中各位触发器均为上升沿触发的D触发器。由于各位D触发器的输入D端与它们各自输出的非联在一起,所以,F0在每一个时钟脉冲上升沿到来时翻转一次。 F1在Q0由1变0时翻转, F2在Q1由1变0时翻转, F3在Q2由1变0时翻转。; 日常生活中人们习惯于十进制的计数规则,当利用计数 器进行十进制计数时,就必须构成满足十进制计数规则的 电路。十进制计数器是在二进制计数器的基础上得到的, 因此也称为二—十进制计数器。; 用四位二进制代码可以表示一位十进制数,如最常用的8421BCD码。8421BCD码对应十进制数时只能从0000取到1001来表示十进制的0~9十个数码,而后面的1010~1111六个8421BCD代码则在对应的十进制数中不存在,称它们为无效码。因此,采用8421BCD码计数时,计至第十个时钟脉冲时,十进制计数器的输出应从“1001”跳变到“0000”,完成一次十进制数的有效码循环。我们以十进制同步加计数器为例,介绍这类逻辑电路的工作原理。;;由次态方程可写出同步十进制计数器的状态转换真值表:;由状态转换真值表可画出该计数器的状态转换图如下:;小结 二进制计数器构成及工作原理 十进制计数器构成及工作原理

文档评论(0)

185****8578 + 关注
实名认证
文档贡献者

热爱教育,专注于教育领域创作与分享。

1亿VIP精品文档

相关文档