- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术课程教学大纲
课程编号
课程名称:EDA技术(EDA Technique)
学 时:32学时 学 分:2学分
适用专业:自动化本科 开课学期:第五学期
开课部门:物理科学与工程技术学院
先修课程:电路基础、模拟电路、数字电路
考核要求:考查
使用教材及主要参考书:
潘松主编,《EDA技术实用教程-第三版》,科学出版社,2006年
朱明程主编,《可编程逻辑器件原理及应用》,西安电子科技大学出版社,2004年
一、课程的性质和任务
本课程是电子信息工程、通信工程等专业高年级本科生的专业课。通过本课程的学习使学生更新数字电路的设计观念,建立用PLD器件取代传统TTL器件设计数字电路的思想更新数字系统设计手段,学会使用硬件描述语言HDL(Hardware Description Language)代替传统的数字电路设计方法来设计数字系统。
二、教学目的与要求
通过本课程的学习,应掌握EDA的基本知识、常用的EDA工具使用方法和目标器件的结构原理;学会三种不同的设计输入方法;掌握VHDL硬件描述语言的基本语法、不同组合和时序电路的VHDL 模型。
三、学时分配
章节
课程内容
学时
1
概述
2
2
EDA设计流程及其工具
4
3
FPGA/CPLD结构与应用
4
4
VHDL设计初步
4
5
VHDL设计进阶
4
6
原理图输入设计方法
4
7
有限状态机设计与LPM应用
4
8
VHDL结构与要素
4
9
VHDL基本语句
2
合计
32
四、教学中应注意的问题
理论与实践相结合,在讲课过程中尽量多演示一下操作过程和讲解操作中常犯的一些错误。对VHDL语言的讲解通过实例中所涉及到的语法现象逐一剖析。
五、教学内容
第一章 概述
1.基本内容
EDA技术发展、实现目标;VHDL综合。
2.教学基本要求
了解EDA技术及其发展,EDA技术实现目标,硬件描述语言VHDL;
掌握VHDL综合,基于VHDL的自顶向下设计方法;
掌握EDA与传统电子设计方法的比较;
了解 EDA的发展趋势。
3.教学重点难点
VHDL综合,基于VHDL的自顶向下设计方法;
EDA与传统电子设计方法的比较。
4.教学建议
多练习操作
第二章 EDA设计流程及其工具
1.基本内容
FPGA/CPLD设计流程,ASIC及其设计流程;常用EDA工具;IP核。
2.教学基本要求
掌握FPGA/CPLD设计流程,ASIC及其设计流程;
熟悉常用EDA工具;
理解IP核。
3.教学重点难点
FPGA/CPLD、ASIC设计流程;IP核。
4.教学建议
多练习操作
第三章 FPGA/CPLD结构与应用
1.基本内容
PLD、CPLD和FPGA结构与工作原理;测试技术;产品概述;编程与配置。
2.教学基本要求
掌握简单PLD、CPLD结构与工作原理,FPGA结构与工作原理;
了解FPGA/CPLD测试技术,FPGA/CPLD产品概述;
掌握CPLD和FPGA的编程与配置。
3.教学重点难点
PLD、CPLD和FPGA结构与工作原理。
4.教学建议
多练习操作
第四章 VHDL设计初步
1.基本内容
多路选择器、寄存器、全加器的VHDL描述。
2.教学基本要求
理解多路选择器、寄存器描述及其VHDL语言现象;(难点)
掌握二进制全加器的VHDL设计、VHDL文本输入设计方法。(重点)
3.教学重点难点
VHDL文本输入设计方法
4.教学建议
多练习操作
第五章 VHDL设计进阶
1.基本内容
VHDL语言常见的语法现象
2.教学基本要求
掌握4位加法计数器的VHDL描述;
理解不同工作方式的时序电路设计;
掌握数据对象DATA OBJECTS;
理解双向电路和三态控制电路设计;
掌握进程语句结构;
了解仿真延时。
3.教学重点难点
不同工作方式的时序电路设计。
4.教学建议
多练习操作
第六章 原理图输入设计方法
1.基本内容
Maxplus的原理图输入设计方法。
2.教学基本要求
熟悉原理图方式设计初步;
掌握复杂电路原理图设计、参数可设置LPM宏功能块应用;
掌握波形输入设计方法。
3.教学重点难点
原理图方式设计初步。
4.教学建议
多练习操作
第七章 有限状态机设计与LPM应用
1.基本内容
有限状态机设计与LPM应用
2.教学基本要求
掌握一般有限状态机的设计、Moore型有限状态机的设计、Mealy型有限状态机的设计;
了解状态编码、状态机剩余状态处理;
掌握LPM模块的VHDL文本方式调用。
3.教学重点难点
掌握一般有限状态机的设计、Moore型有限状态机的设计、Mealy型有限状态机的设计;
4.教学建议
多练习操作
第八章 VHDL结构与要素
1.基本内
文档评论(0)